ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
SYSREF 分頻器包括一個(gè)數(shù)字延遲塊,此延遲塊允許相對(duì)于器件時(shí)鐘的全局相移。
每個(gè)時(shí)鐘輸出對(duì)包括一個(gè)本地 SYSREF 模擬和數(shù)字延遲,用于對(duì)每個(gè) SYSREF 時(shí)鐘進(jìn)行獨(dú)特的相位調(diào)整。
本地模擬延遲可以實(shí)現(xiàn)大約 21ps 的步進(jìn)調(diào)整。開啟模擬延遲會(huì)在時(shí)鐘路徑中增加額外 124ps 的延遲。數(shù)字延遲步長(zhǎng)最多可以縮短到時(shí)鐘分配路徑周期的一半。例如,3.2GHz VCO 頻率可產(chǎn)生 156.25ps 步長(zhǎng)。
本地?cái)?shù)字延遲和半步進(jìn)讓 SYSREF 輸出可以從 1.5 個(gè)時(shí)鐘分配路徑周期延遲到 11 個(gè)時(shí)鐘分配路徑周期。