ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
這些位在同步 PLL1 和 PLL2 R 分頻器時使用。
| 位 | 名稱 | POR 默認(rèn)值 | 說明 | |
|---|---|---|---|---|
| 7 | 不適用 | 0 | 保留 | |
| 6 | PLL1R_SYNC_EN | 0 | 啟用 PLL1 R 分頻器同步 0:未啟用 1:啟用 | |
| 5:4 | PLL1R_SYNC_SRC | 0 | 選擇 PLL1 R 分頻器同步源 | |
| 字段值 | 定義 | |||
| 0 (0x00) | 保留 | |||
| 1 (0x01) | SYNC 引腳 | |||
| 2 (0x02) | CLKIN0 | |||
| 3 (0x03) | 保留 | |||
| 3 | PLL2R_SYNC_EN | 0 | 啟用 PLL2 R 分頻器同步。PLL2 R 的同步始終來自 SYNC 引腳。 0:未啟用 1:啟用 | |
| 2 | FIN0_DIV2_EN | 0 | 設(shè)置輸入路徑以使用或繞過除以 2。 0:已繞過 (÷1) 1:已分頻 (÷2) | |
| 1:0 | FIN0_INPUT_TYPE | 0 | 為使用的硬件接口輸入類型編程。 | |
| 字段值 | 定義 | |||
| 0 (0x00) | 差分輸入 | |||
| 1 (0x01) | 單端輸入 (FIN0_P) | |||
| 2 (0x02) | 單端輸入 (FIN0_N) | |||
| 3 (0x03) | 保留 | |||