ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
該寄存器可以控制器件時(shí)鐘輸出的數(shù)字延遲。
| MSB | LSB |
|---|---|
| 0x0102[2:3] = DCLK0_1_DDLY[9:8] | 0x101[7:0] = DCLK0_1_DDLY[7:0] |
| 0x010A[2:3] = DCLK2_3_DDLY[9:8] | 0x109[7:0] = DCLK2_3_DDLY[7:0] |
| 0x0112[2:3] = DCLK4_5_DDLY[9:8] | 0x111[7:0] = DCLK4_5_DDLY[7:0] |
| 0x011A[2:3] = DCLK6_7_DDLY[9:8] | 0x119[7:0] = DCLK6_7_DDLY[7:0] |
| 0x0122[2:3] = DCLK8_9_DDLY[9:8] | 0x121[7:0] = DCLK8_9_DDLY[7:0] |
| 0x012A[2:3] = DCLK10_11_DDLY[9:8] | 0x129[7:0] = DCLK10_11_DDLY[7:0] |
| 0x0132[2:3] = DCLK12_13_DDLY[9:8] | 0x131[7:0] = DCLK12_13_DDLY[7:0] |
| 寄存器 | 位 | 名稱(chēng) | POR 默認(rèn)值 | 說(shuō)明 | |
|---|---|---|---|---|---|
| 0x102、0x10A、0x112、0x11A、0x122、0x12A、0x132 | 2:3 | DCLKX_Y_DDLY[9:8] | 10 (0x0A) | 在 SYNC 之后生效的靜態(tài)數(shù)字延遲。 | |
| 0x101、0x109、0x111、0x119、0x121、0x129、0x131 | 7:0 | DCLKX_Y_DDLY[7:0] | |||
| 字段值 | 延遲值 | ||||
| 0 (0x00) | 保留 | ||||
| 1 (0x01) | 保留 | ||||
| ... | ... | ||||
| 7 (0x07) | 保留 | ||||
| 8 (0x08) | 8 | ||||
| 9 (0x09) | 9 | ||||
| ... | ... | ||||
| 1022 (0x3FE) | 1022 | ||||
| 1023 (0x3FF) | 1023 | ||||
根據(jù) DCLK 分頻值,可能需要調(diào)整相位延遲。表 8-24 說(shuō)明了不同分頻值對(duì)最終數(shù)字延遲的影響。
| 分頻值 | 數(shù)字延遲調(diào)整 |
|---|---|
| 2、3 | –2(1) |
| 4、7 至 1023 | 0 |
| 5 | +2 |
| 6 | +1 |
例如,表 8-25 顯示一個(gè)系統(tǒng)中的時(shí)鐘輸出具有分頻值 /2、/4、/5 和 /6 以共享公共沿。
| 分頻值 | 已編程的 DDLY | 實(shí)際 DDLY |
|---|---|---|
| 2 | 13 | 11 |
| 4 | 11 | 11 |
| 5 | 8 | 11 |
| 6 | 10 | 11 |