ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
為了確保 JESD204B/C 正常運(yùn)行,必須調(diào)整 SYSREF 和器件時鐘之間的時序關(guān)系,以便獲得出色的建立時間和保持時間,如圖 8-6 所示。為了在 SYSREF 和器件時鐘之間提供所需的建立時間和保持時間,可以調(diào)整全局 SYSREF 數(shù)字延遲 (SYSREF_DDLY)、本地 SYSREF 數(shù)字延遲 (SCLKX_Y_DDLY)、本地 SYSREF 半步進(jìn) (SCLKX_Y_HS) 和本地 SYSREF 模擬延遲(SCLKX_Y_ADLY、SCLK2_3_ADLY_EN)。還可以調(diào)整器件時鐘數(shù)字延遲 (DCLKX_Y_DDLY) 和半步進(jìn)(DCLK0_1_HS、DCLK0_1_DCC),以便相對于 SYSREF 調(diào)整相位。
圖 8-6 SYSREF 到器件時鐘時序?qū)R根據(jù) DCLKout_X 路徑設(shè)置,本地 SCLK_X_Y_DDLY 可能需要調(diào)整因子。以下公式可用于計算將 SYSREF 與相應(yīng)的 DCLKOUT 對齊所需的數(shù)字延遲值
SYSREF_DDLY > 7;SCLK_X_Y_DDLY > 1。
| DCLK 和 HS | DCLK_HS_ADJUST |
|---|---|
| 0 | 0 |
| 1 | 1 |
例如:DCLKX_Y_DIV = 32、DCLKX_Y_DDLY = 10、DCC&HS = 1;
SYSREF_DDLY=10 – 1 + 0 + 1 – 2 = 8