ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
為了使 PLL2 DLD 讀回有效,必須從狀態(tài)引腳輸出 PLL2 DLD 或 PLL1 + PLL2 DLD 信號,或 PLL2_DLD_EN 位必須設(shè)置為 = 1。
| 位 | 名稱 | POR 默認(rèn)值 | 說明 |
|---|---|---|---|
| 7:4 | 不適用 | 0 | 保留 |
| 3 | RB_PLL1_LD_LOST | 0 | 當(dāng) PLL1 DLD 邊沿下降時(shí),設(shè)置此位。如果在 PLL1 DLD 為低電平時(shí)清除,則不置位。 |
| 2 | RB_PLL1_LD | 0 | 讀回 0:PLL1 DLD 為低電平。 讀回 1:PLL1 DLD 為高電平。 |
| 1 | RB_PLL2_LD_LOST | 0 | 當(dāng) PLL2 DLD 邊沿下降時(shí),設(shè)置此位。如果在 PLL2 DLD 為低電平時(shí)清除,則不置位。 |
| 0 | RB_PLL2_LD | 0 | PLL1_LD_MUX 或 PLL2_LD_MUX 必須選擇設(shè)置 2 (PLL2 DLD) 才能有效讀取此位。 讀回 0:PLL2 DLD 為低電平。 讀回 1:PLL2 DLD 為高電平。 |