假設(shè)器件已經(jīng)具有以下初始配置,并且與 CLKOUT0 相比,應(yīng)用程序?qū)?CLKOUT2 延遲了一個 VCO 周期:
- VCO 頻率 = 2949.12MHz
- CLKOUT0 = 368.64MHz(DCLK0_1_DIV = 8,CLKOUT0_SRC_MUX = 0(器件時鐘))
- CLKOUT2 = 368.64MHz(DCLK2_3_DIV = 8,CLKOUT2_SRC_MUX = 0(器件時鐘))
應(yīng)遵循以下步驟:
- 設(shè)置 DCLK0_1_DDLY = 8 和 DCLK2_3_DDLY = 9。每個時鐘的靜態(tài)延遲。
- 設(shè)置 DCLK0_1_DDLY_PD = 0 和 DCLK2_3_DDLY_PD = 0。給數(shù)字延遲電路上電。
- 設(shè)置 SYNC_DIS0 = 0 和 SYNC_DIS2 = 0。允許輸出同步。
- 通過先將 SYNC 置為有效,然后再置為無效,執(zhí)行同步。這可以通過使用 SYNC_POL 位或 SYNC 引腳來完成。
- 在同步完成后,您可以通過設(shè)置 DCLK0_1_DDLY_PD = 1 和/或 DCLK2_3_DDLY_PD = 1 來斷電,以節(jié)省電源。
- 設(shè)置 SYNC_DIS0 = 1 和 SYNC_DIS2 = 1。防止輸出同步,因為這對于使用 JESD204B/C 時的穩(wěn)態(tài)操作非常重要。