ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
表 8-3 總結了使 SYSREF 功能正常運行所需的位。
| 寄存器 | 字段 | 值 | 說明 |
|---|---|---|---|
| 0x140 | SYSREF_PD | 0 | 必須清零,為 SYSREF 電路(包括 SYSREF 分頻器)上電。 |
| 0x140 | SYSREF_DDLY_PD | 0 | 必須清零才能為數字延遲電路上電。必須在初始 SYNC 期間上電,以確保其他時鐘分頻器的確定性時序。 |
| 0x143 | SYNC_EN | 1 | 必須設置,以便啟用 SYNC。 |
| 0x143 | SYSREF_CLR | 1→0 | 除啟動時外,請勿將本地 SYSREF DDLY 塊保持在復位狀態(tài)。 如果任何時候由于用戶編程或器件復位使得 SYSREF_PD = 1,則需要設置 SYSREF_CLR 并持續(xù) 15 個 VCO 時鐘周期,以清除本地 SYSREF 數字延遲。清除延遲后,必須清除 SYSREF_CLR 以允許 SYSREF 運行。 |
啟用 JESD204B/C 操作涉及將所有時鐘分頻器與 SYSREF 分頻器同步,然后配置實際的 SYSREF 功能。