ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
PLL2 OSCin 輸入路徑中包含一個(gè)片上倍頻器。為獲得出色相位噪聲性能,TI 建議盡可能提高 PLL2 相位檢測(cè)器頻率。例如,使用 122.88MHz VCXO 時(shí),可以通過(guò)設(shè)置 PLL2_REF_2X_EN 將 PLL2 相位檢測(cè)器頻率增加到 245.76MHz。倍頻器路徑是 OSCin 時(shí)鐘的高性能路徑。對(duì)于無(wú)法使用倍頻器的配置,TI 建議使用倍頻器和 PLL2_RDIV = 2。要在輸入時(shí)鐘和輸出時(shí)鐘之間具有確定的相位關(guān)系,應(yīng)使用 0 延遲模式(雙環(huán)路配置的嵌套 0 延遲模式,而不是級(jí)聯(lián) 0 延遲模式)。