ZHCSQ63 may 2023 LMK04368-EP
PRODUCTION DATA
在此示例中,對(duì)器件時(shí)鐘進(jìn)行了兩次單獨(dú)的調(diào)整。在第一次調(diào)整中,在 CLKOUT2 和 CLKOUT0 之間發(fā)生時(shí)長(zhǎng)為一個(gè) VCO 周期的單個(gè)延遲。在第二次調(diào)整中,在 CLKOUT2 和 CLKOUT0 之間發(fā)生時(shí)長(zhǎng)為一個(gè) VCO 周期的兩個(gè)延遲。這個(gè)例子中,CLKOUT2 此時(shí)比 CLKOUT0 延遲了三個(gè) VCO 周期。
假設(shè)器件已具有以下初始配置:
以下步驟說明了上面的示例:
在步驟 4 之前,CLKOUT2 時(shí)鐘邊沿與 CLKOUT0 對(duì)齊。
在步驟 4 之后,CLKOUT2 將九個(gè)時(shí)鐘分配路徑周期計(jì)入下一個(gè)上升沿,即比分頻器值大一,從而有效地將 CLKOUT2 相對(duì)于 CLKOUT0 延遲一個(gè) VCO 周期。這是第一次調(diào)整。
5.設(shè)置 DDLYd_STEP_CNT = 2。這將開始第二次調(diào)整。
在步驟 5 之前,將 CLKOUT2 時(shí)鐘邊沿相比于 DCLKOUT0 延遲一個(gè)時(shí)鐘分配路徑周期。
在步驟 5 之后,CLKOUT2 將九個(gè)時(shí)鐘分配路徑周期進(jìn)行兩次計(jì)數(shù),每次比分頻值大一,從而有效地將 CLKOUT2 相比于 CLKOUT0 延遲兩個(gè)時(shí)鐘分配路徑周期。這是第二次調(diào)整。
圖 8-5 單次調(diào)整和多次調(diào)整動(dòng)態(tài)數(shù)字延遲示例