ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
通用 LMK05318B-Q1 器件出廠時已預(yù)編程,具有表 7-9中的 EEPROM 默認(rèn)配置??赏ㄟ^系統(tǒng)內(nèi)編程將不同的啟動配置存儲到 EEPROM 中。
| 系統(tǒng)時鐘 | 頻率 (MHz) | 輸入類型 | XO 倍頻器 |
| XO | 48.0048 | AC-DIFF(外部端接) | 禁用 |
| 時鐘輸入 | 頻率 (MHz) | 輸入類型 | 自動優(yōu)先級 |
| PRIREF | 25 | AC-DIFF(外部端接) | 1st |
| SECREF | 25 | AC-DIFF(外部端接) | 2nd |
| 輸入選擇 | 輸入選擇模式 | 手動選擇模式 | 手動寄存器選擇 |
| DPLL | 帶自動回退功能的手動模式 | 引腳選擇 | PRIREF |
| 時鐘輸出 | 頻率 (MHz) | 輸出多路復(fù)用器 | 輸出類型 |
| OUT0 | 156.25 | PLL1 | 禁用 |
| OUT1 | 156.25 | PLL1 | 禁用 |
| OUT3 | 156.25 | PLL1 | 禁用 |
| OUT4 | 156.25 | PLL1 | 禁用 |
| OUT5 | 156.25 | PLL1 | 禁用 |
| OUT6 | 25 | PLL1 | 禁用 |
| OUT7 | 100 | PLL1 | 禁用 |
| PLL 配置 | PLL 模式 | 環(huán)路帶寬 (Hz) | TDC 或 PFD 速率 (MHz) |
| DPLL | DPLL 模式 | 100 | 25 |
| APLL1 | DPLL 模式 | 1000 | 24.0024 |
| APLL2 | 禁用 | – | – |
| REF 輸入監(jiān)控器 (1) | 驗(yàn)證計時器 (s) | FREQ DET 有效 (ppm) | FREQ DET 無效 (ppm) |
| PRIREF | 0.1 | - | - |
| SECREF | 0.1 | - | - |
| REF 輸入監(jiān)控器 (2) | 早期檢測窗口 (ns) | 延遲檢測窗口 (ns) | 1PPS 抖動閾值 (μs) |
| PRIREF | 33.6 | 46.4 | – |
| SECREF | 33.6 | 46.4 | – |
| DCO 模式 | DCO 控制 | 步長 (ppb) | FINC/FDEC 模式 |
| DPLL | DCO 已禁用 | – | 寄存器位 |
| 狀態(tài)引腳 | 信號 | 類型 | 極性 |
| STATUS0 | DPLL 頻鎖丟失 | 3.3V LVCMOS | 高電平有效 |
| STATUS1 | DPLL 保持激活 | 3.3V LVCMOS | 高電平有效 |