ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
除非另有說(shuō)明:VDD = 3.3V,VDDO = 1.8V,TA = 25°C,測(cè)量 AC-LVPECL 輸出。DPLL:fREF = 25MHz,fTDC = 25MHz,BWDPLL = 10Hz,DPLL 鎖定至基準(zhǔn)。APLL1:fXO = 48MHz,fPD1 = 24MHz (fXO÷2),fVCO1 = 2500MHz,BWAPLL1 = 2.5kHz,DPLL 模式。APLL2:fPD2 = 138.8MHz (fVCO1÷18),BWAPLL2 = 500kHz,圖 5-10和圖 5-11 的級(jí)聯(lián) APLL2 模式。不同頻率偏移下的 PLL 輸出時(shí)鐘相位噪聲取決于不同的噪聲源,例如外部時(shí)鐘輸入源(REF IN、XO)和內(nèi)部噪聲源(PLL、VCO)以及配置的 PLL 環(huán)路帶寬(BWREF-DPLL、BWTCXO-DPLL、BWAPLL)。每個(gè)外部時(shí)鐘源 (fSOURCE) 所示的相位噪聲曲線都?xì)w一化為 PLL 輸出頻率 (fOUT),具體方法是將 20×LOG10(fOUT / fSOURCE) 添加到測(cè)得的源相位噪聲。

| 抖動(dòng) = 40fs RMS(12kHz 至 20MHz) |
| DPLL 模式(禁用 APLL2) |

| 抖動(dòng) = 56fs RMS(12kHz 至 20MHz) |
| DPLL 模式(禁用 APLL2) |

| 抖動(dòng) = 74fs RMS(12kHz 至 20MHz) |
| DPLL 模式(禁用 APLL2) |

| 抖動(dòng) = 120fs RMS(12kHz 至 20MHz) |
| 具有級(jí)聯(lián) APLL2 的 DPLL 模式 |
| fVCO2 = 5737.5MHz |

| 注入電源的 25mVpp 噪聲(VDD = 3.3V,VDDO = 1.8V) |
| DJSPUR (ps pk-pk) = 2 × 10(dBc/20) / (π × fOUT) × 1E6,其中 dBc 是 PSNR 雜散電平(以 dBc 為單位),fout 是輸出頻率(以 MHz 為單位) |

| 抖動(dòng) = 47fs RMS(12kHz 至 20MHz) |
| DPLL 模式(禁用 APLL2) |

| 抖動(dòng) = 63fs RMS(12kHz 至 20MHz) |
| DPLL 模式(禁用 APLL2) |

| 抖動(dòng) = 117fs RMS(12kHz 至 20MHz) |
| 具有級(jí)聯(lián) APLL2 的 DPLL 模式 |
| fVCO2 = 5598.72MHz |

| 注入電源的 50mVpp 噪聲(VDD = 3.3V,VDDO = 3.3V) |
