ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
HW_SW_CTRL 輸入引腳選擇器件啟動(dòng)模式,該模式?jīng)Q定了用于在上電復(fù)位時(shí)初始化寄存器、串行接口和邏輯引腳功能的存儲(chǔ)器頁(yè) (EEPROM)。初始寄存器設(shè)置決定了啟動(dòng)時(shí)的器件頻率配置。啟動(dòng)后,可通過串行接口訪問器件寄存器以進(jìn)行器件監(jiān)控和編程,并且邏輯引腳功能由所選模式來(lái)定義。
| HW_SW_CTRL 輸入電平(1) | 啟動(dòng)模式 | 模式說明 |
|---|---|---|
| 0 | EEPROM + I2C (軟引腳模式) | 寄存器從 EEPROM 初始化,并啟用 I2C 接口。 邏輯引腳: |
| 懸空 (VIM) | EEPROM + SPI (軟引腳模式) | 寄存器從 EEPROM 初始化,并啟用 SPI。 邏輯引腳:
|
| 1 | 未使用 | 僅用于 TI 內(nèi)部測(cè)試。 |
要驗(yàn)證是否正確啟動(dòng)進(jìn)入 EEPROM + SPI 模式,在 PDN 引腳拉至高電平之前,HW_SW_CTRL、STATUS0 和 STATUS1 引腳必須全部懸空或偏置到 VIM(典型值為 0.8V)。這三個(gè)引腳瞬時(shí)作為三電平輸入運(yùn)行,并在 PDN 從低電平到高電平轉(zhuǎn)換時(shí)進(jìn)行采樣,以便確定 POR 期間的器件啟動(dòng)模式。如果這些引腳中的任何一個(gè)連接到系統(tǒng)主機(jī)(MCU 或 FPGA),TI 建議在每個(gè)引腳上使用外部偏置電阻器(10kΩ 上拉至 3.3V,3.3kΩ 下拉至 GND),以便在 POR 期間將輸入設(shè)置為 VIM。上電后,STATUS 引腳可作為 LVCMOS 輸出運(yùn)行,從而使外部電阻器偏置過驅(qū)來(lái)實(shí)現(xiàn)正常狀態(tài)運(yùn)行。