ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
XO 輸入是分?jǐn)?shù) N APLL 的基準(zhǔn)時(shí)鐘。XO 輸入決定了自由運(yùn)行模式或保持模式下輸出頻率的精度和穩(wěn)定性。
對(duì)于 DPLL 模式,XO 頻率必須與 VCO1 頻率具有非整數(shù)關(guān)系,以便 APLL1 可以在分?jǐn)?shù)模式下運(yùn)行。對(duì)于僅 APLL 模式,XO 頻率與 VCO1 和/或 VCO2 頻率可以具有整數(shù)或分?jǐn)?shù)關(guān)系。
在 DPLL 模式應(yīng)用中(例如 SyncE 和 IEEE 1588),XO 輸入可由低頻 TCXO、OCXO 或外部可追溯時(shí)鐘驅(qū)動(dòng),該時(shí)鐘符合適用同步標(biāo)準(zhǔn)的頻率精度和保持穩(wěn)定性要求。12.8MHz、13MHz、14.4MHz、19.2MHz、19.44MHz、24MHz、24.576MHz、27MHz、30.72MHz、38.88MHz、48MHz、49.152MHz 和 54MHz 的 TCXO 和 OCXO 頻率是常用且具有成本效益的選項(xiàng),讓 APLL1 可以在 VCO1 頻率為 2.5GHz 時(shí)以分?jǐn)?shù)模式運(yùn)行。
具有低頻或高相位抖動(dòng)或本底噪聲的 XO/TCXO/OCXO 源對(duì)輸出抖動(dòng)性能沒有影響,因?yàn)?BAW VCO 決定了 12kHz 至 20MHz 積分帶寬范圍內(nèi)的抖動(dòng)和相位噪聲。
XO 輸入緩沖器具有可編程輸入片上端接和交流耦合輸入偏置配置,如圖 7-6 所示。XO 輸入通過 7pF 的串聯(lián)電容和輸入緩沖器電容在內(nèi)部進(jìn)行交流耦合。XO_P 和 XO_N 引腳上的有效電容通常小于 2pF。緩沖的 XO 路徑還會(huì)驅(qū)動(dòng) XO 輸入監(jiān)控塊。
表 7-1 列出了常見時(shí)鐘接口類型的典型 XO 輸入緩沖器配置。
| XO_TYPE (R43[6:3]) |
輸入類型 | 內(nèi)部開關(guān)設(shè)置 | |
|---|---|---|---|
| 內(nèi)部端接(S1、S2)(1) | 內(nèi)部輔助電源 (S3)(2) | ||
| 0x01 | 差分 (外部直流耦合或交流耦合) |
關(guān)斷 | 導(dǎo)通 (1.3V) |
| 0x03 | 差分 (外部直流耦合或交流耦合、通過 100Ω 內(nèi)部端接和交流耦合) |
100Ω | 導(dǎo)通 (1.3V) |
0x04 |
HCSL (外部直流耦合、通過 50Ω 內(nèi)部端接和交流耦合) |
50Ω | 關(guān)斷 |
0x08 |
LVCMOS (外部直流耦合、內(nèi)部交流耦合) |
關(guān)斷 | 關(guān)斷 |
0x0C |
單端 (外部直流耦合、通過 50Ω 內(nèi)部端接和交流耦合) |
50Ω | 關(guān)斷 |