ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
圖 7-2 展示了 LMK05318B-Q1 中實施的 PLL 架構。主“PLL1”通道由具有集成 BAW VCO (VCO1) 的數(shù)字 PLL (DPLL) 和模擬 PLL (APLL1) 組成,能夠生成 RMS 相位抖動典型值為 50fs 的時鐘。集成了 LC VCO (VCO2) 的輔助 APLL (APLL2) 可以用作額外的時鐘生成域,RMS 相位抖動典型值為 130fs。
DPLL 包括時間數(shù)字轉換器 (TDC)、數(shù)字環(huán)路濾波器 (DLF) 和具有 Σ-Δ 調制器 (SDM) 的 40 位分數(shù)反饋 (FB) 分頻器。APLL 包括基準 (R) 分頻器、相位頻率檢測器 (PFD)、環(huán)路濾波器 (LF)、具有 SDM 的分數(shù)反饋 (N) 分頻器和 VCO。APLL2 有一個基準選擇多路復用器,使 APLL2 可以鎖定到 APLL1 的 VCO 域(級聯(lián) APLL2)或鎖定到 XO 輸入(非級聯(lián) APLL2)。否則,如果不需要這個時鐘域,可以禁用 APLL2(斷電)。APLL1 的 VCO 直接向輸出時鐘分配塊進行饋電,而 APLL2 的 VCO 通過 VCO 后分頻器驅動時鐘分配塊。

以下各節(jié)介紹了 DPLL 模式和僅 APLL 模式的基本工作原理。有關包括保持模式在內的 PLL 工作模式的更多詳細信息,請參閱PLL 工作模式。