ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
在僅 APLL 模式下,外部 XO 輸入源決定了輸出時鐘的自由運行頻率穩(wěn)定性和精度。未使用 DPLL 塊,不會影響 APLL。APLL 仍然可以在級聯(lián)模式或非級聯(lián)模式下運行,并支持通過控制寄存器寫入來選擇 DCO 選項。
上電復位和初始化后,僅 APLL 模式的工作原理如下。如果 APLL2 如圖 7-6 所示處于級聯(lián)模式(DPLL1 也未使用),則 VCO2 將跟隨 VCO1 域。APLL 使用位按照以下 APLL 優(yōu)先級順序鎖定:APLLx_STRT_PRTY。從 VCO1 級聯(lián) APLL2 可提供高頻、超低抖動基準時鐘,最大限度減輕 APLL2 帶內(nèi)相位噪聲/抖動降級,后者可能會因性能較低的 XO/TCXO/OCXO 導致。
如果 APLL2 未級聯(lián)(如圖 7-7 所示),則 VCO2 將在初始化后按照 APLLx_STRT_PRTY 順序鎖定到 XO 輸入,并獨立于 APLL1 域運行。
為了確保頻率精度,當在僅 APLL 模式下運行時,建議使用 24 位分子和可編程 24 位分母 (PLLx_MODE = 0),而不是固定的 40 位分母 (PLLx_MODE = 1)。