ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
LMK5C22212A 具有兩個(gè)基準(zhǔn)輸入、兩個(gè)數(shù)字 PLL (DPLL)、兩個(gè)模擬 PLL (APLL)(帶集成 VCO)和 12 個(gè)輸出時(shí)鐘。APLL1 使用具有極高品質(zhì)因數(shù)的超高性能 BAW VCO (VCBO),因此更大限度減少了對(duì)外部振蕩器 (XO) 輸入時(shí)鐘的相位噪聲或頻率的依賴(lài)性。TI 的 VCBO 技術(shù)可降低整體解決方案成本,以滿(mǎn)足自由運(yùn)行和保持頻率穩(wěn)定性的要求。必須根據(jù)系統(tǒng)保持穩(wěn)定性要求,選擇 XO、TCXO 或 OCXO。APLL1 可由相應(yīng)的 DPLL1 控制,從而允許 APLL1 域鎖定到 DPLL1 基準(zhǔn)輸入以生成同步時(shí)鐘。同樣,DPLL2/APLL2 可以鎖定到與 DPLL1 相同的基準(zhǔn)輸入,或者鎖定到單獨(dú)的基準(zhǔn)輸入以創(chuàng)建另一個(gè)同步域。每個(gè) APLL 都可以從 XO 端口或另一個(gè) APLL 分頻時(shí)鐘選擇基準(zhǔn)。DPLL 可以從基準(zhǔn)輸入 INx 選擇同步輸入基準(zhǔn),或者通過(guò)選擇來(lái)自級(jí)聯(lián)分頻器的反饋對(duì)齊到另一個(gè) APLL 域。
DPLL 基準(zhǔn)輸入多路復(fù)用器支持基于優(yōu)先級(jí)和基準(zhǔn)信號(hào)監(jiān)控標(biāo)準(zhǔn)的自動(dòng)輸入選擇。也可以通過(guò)軟件或引腳控制來(lái)手動(dòng)選擇輸入。器件在基準(zhǔn)源之間提供無(wú)中斷切換,以及專(zhuān)有的相位抵消和相位轉(zhuǎn)換控制功能,可實(shí)現(xiàn)出色的相位瞬態(tài)性能。基準(zhǔn)輸入監(jiān)控塊可監(jiān)測(cè)時(shí)鐘輸入,在檢測(cè)到基準(zhǔn)缺失 (LOR) 時(shí)可執(zhí)行無(wú)中斷切換或保持。一旦違反為輸入監(jiān)測(cè)器設(shè)置的閾值限制,其中包括頻率、漏脈沖和早期脈沖、矮脈沖和 1PPS(每秒脈沖)檢測(cè)器,就會(huì)檢測(cè)到 LOR 情況??梢砸罁?jù)基準(zhǔn)時(shí)鐘輸入來(lái)設(shè)置和啟用每個(gè)輸入檢測(cè)器的閾值限制。調(diào)優(yōu)字歷史記錄監(jiān)測(cè)器功能根據(jù)鎖定時(shí)的歷史平均頻率確定進(jìn)入保持狀態(tài)時(shí)的初始輸出頻率精度,從而最大限度減少 LOR 情況期間的頻率和相位干擾。
LMK5C22212A 具有 12 個(gè)采用可編程輸出驅(qū)動(dòng)器類(lèi)型的輸出,最多允許 12 個(gè)差分時(shí)鐘或差分時(shí)鐘與單端時(shí)鐘的組合。最多可以為 4 個(gè)單端 1.8V 或 2.65V LVCMOS 輸出時(shí)鐘(每個(gè)時(shí)鐘來(lái)自 OUT0 和 OUT1 的 _P 輸出和 _N 輸出)配置 10 個(gè)差分輸出時(shí)鐘。通過(guò)輸出多路復(fù)用器,每個(gè)輸出時(shí)鐘分別源自?xún)蓚€(gè) APLL/VCO 域中的一個(gè)。輸出 0 (OUT0) 和輸出 1 (OUT1) 最為靈活,可以從 XO、基準(zhǔn)輸入或任何 APLL 域選擇源。輸出 0 (OUT0) 和輸出 1 (OUT1) 上可以支持 CMOS 1PPS 輸出。輸出分頻器具有同步 (SYNC) 功能,允許多個(gè)輸出的相位對(duì)齊。零延遲模式 (ZDM) 還可以在從 DPLL1 或 DPLL2 提供給 OUT0 的時(shí)鐘與所選基準(zhǔn)輸入之間,實(shí)現(xiàn)確定性相位對(duì)齊。DPLL1 的 OUT10 和 DPLL2 的 OUT4 上提供了替代 ZDM 反饋路徑。
為了支持 IEEE 1588 PTP 輔助時(shí)鐘或其他時(shí)鐘控制應(yīng)用,DPLL 支持頻率分辨率低于 1ppt(萬(wàn)億分之一)的 DCO 模式,可通過(guò)軟件或引腳控制實(shí)現(xiàn)精確的頻率和相位調(diào)整。
該器件通過(guò) I2C 或 SPI 完全可編程,并且支持通過(guò)出廠(chǎng)預(yù)編程的內(nèi)部 ROM 頁(yè)進(jìn)行啟動(dòng)頻率配置??删幊痰?EEPROM 覆蓋層 允許對(duì)與 APLL 和輸出配置相關(guān)的寄存器進(jìn)行 POR 配置,提供靈活的上電輸出時(shí)鐘。DPLL 配置不由 EEPROM 值設(shè)置,而是根據(jù) ROM 頁(yè)選擇 進(jìn)行初始化,并且使用串行控制接口完全可編程。內(nèi)部 LDO 穩(wěn)壓器提供出色的 PSNR 功能,可降低供電網(wǎng)絡(luò)的成本和復(fù)雜性。通過(guò) GPIO 狀態(tài)引腳和中斷寄存器回讀可以查看時(shí)鐘輸入和 PLL 監(jiān)控狀態(tài),從而支持全面的診斷功能。