ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
圖 7-2 展示了 LMK5C22212A 中實(shí)現(xiàn)的 PLL 架構(gòu)。主通道由數(shù)字 PLL (DPLL1) 和具有集成 BAW VBCO (VCO1) 的模擬 PLL (APLL1) 組成。具有集成 LC VCO (VCO2) 的 APLL2 可生成次級(jí)頻域。如果需要第二個(gè)同步域,則 APLL2 反饋 N 分頻器中的分子可由 DPLL2 控制。
DPLL 包括時(shí)間數(shù)字轉(zhuǎn)換器 (TDC)、數(shù)字環(huán)路濾波器 (DLF) 和具有 Σ-Δ 調(diào)制器 (SDM) 的可編程 40 位分?jǐn)?shù)反饋 (FB) 分頻器。APLL 包括基準(zhǔn) (R) 分頻器、相位頻率檢測器 (PFD)、環(huán)路濾波器 (LF)、具有 SDM 的分?jǐn)?shù)反饋 (N) 分頻器和 VCO。
DPLL 有一個(gè)基準(zhǔn)選擇多路復(fù)用器,使 DPLL 可以鎖定到 APLL 的另一個(gè) VCO 域(級(jí)聯(lián) DPLL)或鎖定到基準(zhǔn)輸入(非級(jí)聯(lián)),從而在跨多個(gè)時(shí)鐘域進(jìn)行頻率和相位控制方面提供獨(dú)特的靈活性。
每個(gè) APLL 各有一個(gè)基準(zhǔn)選擇多路復(fù)用器,使 APLL 可以鎖定到 APLL 的另一個(gè) VCO 域(級(jí)聯(lián) APLL)或鎖定到 XO 輸入(非級(jí)聯(lián))。
不要將一個(gè) VCO 輸出級(jí)聯(lián)到同一個(gè) DPLL/APLL 對(duì)的 DPLL 基準(zhǔn)和 APLL 基準(zhǔn)。
每個(gè) APLL 都有一個(gè)可由 DPLL 控制的固定 40 位分母。在沒有 DPLL 的情況下運(yùn)行 APLL 時(shí),還提供了一個(gè)可編程的 24 位分母可供使用,從而允許 APLL 在頻率誤差為 0ppm 的頻域之間進(jìn)行級(jí)聯(lián)。
為了省電,必須禁用(斷電)任何未使用的 DPLL 或 APLL。APLL 的每個(gè) VCO 使用各自的 VCO 后分頻器來驅(qū)動(dòng)時(shí)鐘分配塊。如果 VCO1 的后分頻器設(shè)置為 1,則會(huì)旁路掉后分頻器,由 VCO1 直接向輸出時(shí)鐘分配塊進(jìn)行饋電。
以下各節(jié)介紹了 DPLL 和 APLL 的基本工作原理。有關(guān) PLL 運(yùn)行模式(包括保持模式)的更多詳細(xì)信息,請(qǐng)參閱 DPLL 運(yùn)行狀態(tài)。