ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
DPLL 支持內(nèi)部 ZDM 同步選項,可以根據(jù)配置和為 ZDM 選擇的 DPLL,在選定的 DPLL 基準輸入和 OUT0、OUT4 或 OUT10 時鐘之間實現(xiàn)已知的確定性相位關系。
在啟用 ZDM 的情況下,用戶可以在選定的 DPLL 基準輸入時鐘和選定的零 相位延遲。圖 7-32 展示了 OUT0 時鐘如何作為零延遲輸出時鐘在內(nèi)部反饋到 DPLL。ZDM 主要用于在輸入和所選輸出之間實現(xiàn)確定性的相位關系,如 1PPS 輸入到 1PPS 輸出或 156.25MHz 輸入到 156.25MHz 輸出。
由于來自 OUT0 的零延遲反饋時鐘在內(nèi)部路由到器件,因此無需將外部時鐘信號從輸出路由到輸入。OUT4 可用于 DPLL2 內(nèi)部 ZDM 反饋。
通過相位轉換控制和 ZDM 可以重新建立 1PPS 相位對齊。相位轉換控制能夠以受控的速率將相位增建降回至 0。要使用 ZDM 模式鎖定到 1PPS 信號,可以對輸出靜態(tài)延遲或 DPLLx_PH_OFFSET 進行編程,以將 1PPS 輸入和 1PPS 反饋時鐘之間的相位誤差清零。當 ZDM 用于 1PPS 時,必須禁用無中斷切換。
請參閱DPLL 可編程相位延遲中的示例,了解如何計算 DPLLx_PH_OFFSET 字段中的輸入到輸出相位誤差以應用小于 1ps 的精細調(diào)整。