ZHCSQ43 january 2023 MCT8329A
PRODUCTION DATA
在待機(jī)模式下,柵極驅(qū)動(dòng)器、AVDD LDO 和 I2C 總線(xiàn)處于工作狀態(tài)??梢酝ㄟ^(guò)將 DEV_MODE 配置為 0b 來(lái)將器件配置為進(jìn)入待機(jī)模式。表 7-3 介紹了進(jìn)入和退出標(biāo)準(zhǔn)狀態(tài)的條件??梢允褂?a xmlns:opentopic="http://www.idiominc.com/opentopic" class="xref" href="#EQUATION-BLOCK_PHY_KSS_TVB">方程式 12 至方程式 19 推導(dǎo)出不同輸入模式(模擬或 PWM 或 I2C 頻率)的待機(jī)進(jìn)入和退出標(biāo)準(zhǔn)。
| 速度命令模式 | 進(jìn)入待機(jī)狀態(tài),DEV_MODE = 0b | 退出待機(jī)條件 | 進(jìn)入睡眠條件,DEV_MODE = 1b | 退出睡眠條件 |
|---|---|---|---|---|
| SPEED/WAKE 引腳上的模擬輸入 | SPEED/WAKE 引腳電壓 < VEN_SB | SPEED/WAKE 引腳電壓 > VEX_SB 達(dá) tDET_ANA | SPEED/WAKE 引腳電壓 < VEN_SL 達(dá) tDET_SL_ANA(SPD_CTRL_MODE = 00b 或 01b) 或達(dá) tDET_SL_PWM(SPD_CTRL_MODE = 10b 或 11b)。 |
SPEED/WAKE 引腳處于高電平(V > VIH) 達(dá) tDET_ANA |
| DACOUT/SOx/SPEED_ANA 引腳上的模擬輸入 | DACOUT/SOx/SPEED_ANA 引腳電壓 < VEN_SB 或 SPEED/WAKE 引腳處于低電平(V < VIL)達(dá) tEN_SB_PWM |
DACOUT/SOx/SPEED_ANA 引腳電壓 > VEX_SB 達(dá) tDET_ANA 和 SPEED/WAKE 引腳處于高電平(V > VIH) 達(dá) tDET_PWM |
SPEED/WAKE 引腳處于低電平 (V < VIL) 達(dá) tDET_SL_PWM | SPEED/WAKE 引腳處于高電平(V > VIH) 達(dá) tDET_PWM |
| PWM | SPEED/WAKE 引腳 PWM 占空比 < DUTYEN_SB | SPEED/WAKE 引腳 PWM 占空比 > DUTYEX_SB | SPEED/WAKE 引腳處于低電平 (V < VIL) 達(dá) tDET_SL_PWM | SPEED/WAKE 引腳處于高電平(V > VIH) 達(dá) tDET_PWM |
| 頻率 | SPEED/WAKE 引腳頻率 < FEN_SB | SPEED/WAKE 引腳頻率 > FEX_SB | SPEED/WAKE 引腳處于低電平 (V < VIL) 達(dá) tDET_SL_PWM | SPEED/WAKE 引腳處于高電平(V > VIH) 達(dá) tDET_PWM |
| I2C | SPEED_CTRL < SPEED_CTRLEN_SB | SPEED_CTRL > SPEED_CTRLEX_SB | SPEED/WAKE 引腳電壓 < VIL 達(dá) tDET_SL_PWM 和 SPEED_CTRL 被編程為 0。 |
SPEED/WAKE 引腳電壓 > VIH 達(dá) tDET_PWM |