ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
每個(gè)時(shí)鐘輸出(OUTx_P 和 OUTx_N)可單獨(dú)配置為一個(gè) 差分輸出 驅(qū)動(dòng)器。OUT0 或 OUT1 還支持每個(gè)輸出對(duì)有兩個(gè) 1.8V 或 2.65V LVCMOS 輸出 驅(qū)動(dòng)器。為了獲得額外的低頻單端時(shí)鐘輸出,可以配置 GPIO1 和 GPIO2 來(lái)復(fù)制另一個(gè)差分輸出對(duì)的任何 SYSREF/1PPS 輸出 分頻器輸出。
每個(gè)輸出通道都有專(zhuān)用的內(nèi)部 LDO 穩(wěn)壓器,可提供出色的 PSNR,并最大限度減少由電源噪聲引起的抖動(dòng)和雜散。對(duì)于差分模式,由于通道的內(nèi)部 LDO 穩(wěn)壓器,輸出時(shí)鐘規(guī)格(例如輸出擺幅、相位噪聲和抖動(dòng))對(duì) VDDO_x 電壓不敏感。
OUT0 和 OUT1 通道(多路復(fù)用器、分頻器和驅(qū)動(dòng)器)通過(guò)單個(gè)輸出電源引腳 (VDDO_0_1) 供電。同樣,OUT2 和 OUT3 通道由 VDDO_2_3 供電,OUT4 至 OUT7 由 VDDO_8_TO_11 供電,OUT8 至 OUT11 由 VDDO_8_TO_11 供電。每個(gè)輸出電源引腳都必須始終由 3.3V 電源供電,即使未使用相應(yīng)的輸出也是如此。
可以禁用未使用的時(shí)鐘輸出以降低功耗。