ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
任何 GPIO 引腳都可以配置為器件中斷輸出引腳。中斷邏輯配置通過(guò)寄存器進(jìn)行設(shè)置。當(dāng)啟用中斷邏輯后,可以通過(guò)中斷狀態(tài)指示器(包括 XO 的 LOS、所選 DPLL 輸入的 LOR、APLL1、APLL2 和 DPLL 的 LOL 以及 DPLL 的保持和切換事件)的任意組合來(lái)觸發(fā)中斷輸出。當(dāng)中斷極性設(shè)置為高電平時(shí),實(shí)時(shí)狀態(tài)位的上升沿會(huì)將中斷標(biāo)志(粘滯位)置為有效。否則,當(dāng)極性設(shè)置為低電平時(shí),實(shí)時(shí)狀態(tài)位的下降沿會(huì)將中斷標(biāo)志置為有效??梢云帘稳魏螁为?dú)的中斷標(biāo)志,使該標(biāo)志不會(huì)觸發(fā)中斷輸出。未屏蔽的中斷標(biāo)志由與/或門組合在一起來(lái)生成中斷輸出,可以在任一狀態(tài)引腳上選擇該中斷輸出。
當(dāng)系統(tǒng)主機(jī)檢測(cè)到來(lái)自器件的中斷時(shí),主機(jī)可以讀取中斷標(biāo)志或粘滯 寄存器來(lái)識(shí)別哪些位已置為有效來(lái)解決系統(tǒng)中的故障狀況。解決系統(tǒng)故障后,主機(jī)可以通過(guò)向自行清除的 INT_CLR 字段寫入 1 來(lái)清除中斷輸出。