ZHCSZ00A May 2024 – September 2025 DRV8000-Q1
PRODUCTION DATA
| 最小值 | 標(biāo)稱值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| fSPI | SPI 支持的時鐘頻率(1)(2) | 5 | MHz | ||
| tREADY_SPI | 上電后 SPI 就緒 | 1 | ms | ||
| tCLK | SCLK 最小周期 | 200 | ns | ||
| tCLKH | SCLK 最短高電平時間 | 100 | ns | ||
| tCLKL | SCLK 最短低電平時間 | 100 | ns | ||
| tHI_nSCS | nSCS 最短高電平時間 | 300 | ns | ||
| tSU_nSCS | nSCS 輸入設(shè)置時間 | 25 | ns | ||
| tH_nSCS | nSCS 輸入保持時間 | 25 | ns | ||
| tSU_SDI | SDI 輸入數(shù)據(jù)設(shè)置時間 | 25 | ns | ||
| tH_SDI | SDI 輸入數(shù)據(jù)保持時間 | 25 | ns | ||
| tD_SDO | SDO 輸出數(shù)據(jù)延遲時間,CL = 20pF (1) | 60 | ns | ||
| tEN_nSCS | 啟用延遲時間(nSCS 低電平至 SDO 有效) | 50 | ns | ||
| tDIS_nSCS | 禁用延遲時間,nSCS 高電平至 SDO Hi-Z | 50 | ns | ||