ZHCSML6B February 2020 – August 2021 DRV8220
PRODUCTION DATA
DRV8220 支持低功耗睡眠模式,以在驅動器未工作時減少 VM 的電流消耗。在低功耗睡眠模式下,器件消耗的電流最少,由 IVMQ 表示。在 DSG 封裝中有兩種方法可以進入低功耗睡眠模式:自動睡眠和使用 nSLEEP 引腳。表 8-8 介紹了如何進入低功耗睡眠模式。DRL 封裝型號僅支持自動睡眠模式。
| 型號 | 輸入引腳狀態(tài) | OUT1 | OUT2 | 說明 |
|---|---|---|---|---|
| DRL | IN1 = IN2 = 0 | 高阻態(tài) | 高阻態(tài) | PWM 接口自動睡眠:進入該狀態(tài)后,輸出將被禁用。器件將保持工作模式 tSLEEP 時間,然后進入低功耗模式。 |
| DSG | MODE = 0,IN1 = IN2 = 0 | 高阻態(tài) | 高阻態(tài) | |
| MODE = 1,EN = 0 | L → 高阻態(tài) | L → 高阻態(tài) | PH/EN 接口自動睡眠:進入該狀態(tài)后,通過接通低側 FET,兩個輸出都進入制動模式。器件將保持此狀態(tài) tSLEEP 時間,然后進入低功耗模式。處于低功耗模式后,輸出將被禁用。 | |
| nSLEEP = 0 | 高阻態(tài) | 高阻態(tài) | 睡眠引腳:當 nSLEEP 引腳變?yōu)榈碗娖綍r,輸出被禁用,且器件立即進入低功耗睡眠模式。 |
當輸入引腳轉為表 8-8 中所述狀態(tài)之外的其他狀態(tài)時,器件將返回運行模式。要將器件從自動睡眠模式喚醒,INx 引腳或 EN 引腳(取決于 MODE 狀態(tài)和封裝型號)必須設置為高電平超過 tWAKE 時間,然后才能接收 PWM 輸入信號。使用 nSLEEP 引腳時,nSLEEP 必須設置為高電平超過 tWAKE 時間且 INx 或 EN 引腳不得處于自動睡眠狀態(tài)。
在 DSG 封裝中,TI 建議在 PWM 或 PH/EN 接口模式下使用自動睡眠時將 nSLEEP 引腳連接到邏輯電源軌。對于微控制器控制 nSLEEP 的應用,設計人員必須確保在 VM > VUVLO 時 nSLEEP 不懸空。這可能會導致意外輸出,具體取決于 MODE、IN1/PH 和 IN2/EN 引腳的狀態(tài)。如果系統(tǒng)中可能出現(xiàn)這種情況,TI 建議在 nSLEEP 上使用 100kΩ 下拉電阻。