ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該器件包含 10 個多主內(nèi)部集成電路 (I2C) 控制器,每個控制器都在 Arm 或數(shù)字信號處理器 (DSP) 等本地主機 (LH) 和通過 I2C 串行總線連接的任何 I2C 總線兼容型器件之間提供一個接口。連接到 I2C 總線的外部元件可以通過 2 線 I2C 接口以串行方式向 LH 設(shè)備發(fā)送和從其接收高達 8 位的數(shù)據(jù)。
每個多主 I2C 模塊均可配置為處理器或控制器 I2C 兼容型器件。
WKUP_I2C0、MCU_I2C0、I2C0 和 I2C1 控制器具有專用的 I2C 兼容型開漏緩沖器,并支持高速模式(在 1.8V 模式下高達 3.4Mbps,在 3.3V 模式下高達 400kbps)。MCU_I2C1、I2C2、I2C3、I2C4、I2C5 和 I2C6 控制器與標準 LVCMOS I/O 進行多路復用,連接后對開漏進行仿真,并支持快速模式(在 1.8V/3.3V 模式下高達 400kbps)。通過將 LVCMOS 緩沖器配置為輸出高阻態(tài),而不是在發(fā)送邏輯 1 時驅(qū)動為高電平,可實現(xiàn) I2C 仿真。
有關(guān)更多信息,請參閱器件 TRM 的外設(shè) 一章中的內(nèi)部集成電路 (I2C) 一節(jié)。