ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
所有計(jì)時(shí)器均包含特定功能,可為操作系統(tǒng)生成精確的節(jié)拍中斷。
每個(gè)計(jì)時(shí)器均可根據(jù)多個(gè)不同的獨(dú)立時(shí)鐘進(jìn)行計(jì)時(shí)。時(shí)鐘源的選擇在 MCU_CTRL_MMR0/CTRL_MMR0 的寄存器中進(jìn)行。
在 MCU 域中,器件提供 10 個(gè)計(jì)時(shí)器引腳用作 MCU 計(jì)時(shí)器捕捉輸入或 MCU 計(jì)時(shí)器 PWM 輸出。為了提供最大的靈活性,這 10 個(gè)引腳可以用于 MCU_TIMER0 至 MCU_TIMER9 的任意實(shí)例。系統(tǒng)級(jí)多路復(fù)用器用于控制每個(gè) MCU_TIMER[9-0] 輸出的捕捉源引腳和每個(gè) MCU_TIMER_IO[1-0] PWM 輸出的 MCU_TIMER[9-0] 源。
在 MAIN 域中,器件提供 8 個(gè)計(jì)時(shí)器引腳用作計(jì)時(shí)器捕捉輸入或計(jì)時(shí)器 PWM 輸出。為實(shí)現(xiàn)最大靈活性,這 8 個(gè)引腳可以用于 TIMER0 至 TIMER19 的任意實(shí)例。系統(tǒng)級(jí)多路復(fù)用器用于控制每個(gè) TIMER[19-0] 的捕捉源引腳和每個(gè) TIMER_IO[7-0] PWM 輸出的 TIMER[19-0] 源。
可以選擇將每個(gè)域中的每個(gè)奇數(shù)計(jì)時(shí)器實(shí)例與同一域中之前的偶數(shù)計(jì)時(shí)器實(shí)例進(jìn)行級(jí)聯(lián),從而形成一個(gè) 64 位計(jì)時(shí)器。例如,TIMER1 可以級(jí)聯(lián)到 TIMER0,MCU_TIMER1 可以級(jí)聯(lián)到 MCU_TIMER0,以此類推。
級(jí)聯(lián)后,TIMERi 充當(dāng) TIMERi+1 的 32 位預(yù)分頻器,MCU_TIMERn 也充當(dāng) MCU_TIMERn+1 的 32 位預(yù)分頻器。必須配置 TIMERi/MCU_TIMERn 以所需速率生成 PWM 輸出邊沿,從而使 TIMERi+1/MCU_TIMERn+1 計(jì)數(shù)器遞增。
有關(guān)更多信息,請(qǐng)參閱器件 TRM 的外設(shè) 一章中的計(jì)時(shí)器 一節(jié)。