ZHCSRW1D February 2023 – December 2024 AM69 , AM69A
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該器件實現(xiàn)了一個集成在計算集群內(nèi)部以及其他模塊中的雙核 Arm? Cortex?-A72 MPU。Cortex-A72 內(nèi)核是通用處理器,可用于運行客戶應(yīng)用程序。
A72SS 基于 Arm Cortex-A72 MPCore(A72 集群)構(gòu)建,后者由 Arm 提供并由 TI 配置。該處理器基于對稱多處理器 (SMP) 架構(gòu),因此可提供高性能以及出色的電源管理和調(diào)試功能。
A72 處理器是一款多發(fā)射亂序超標(biāo)量執(zhí)行引擎,具有集成的 L1 指令和數(shù)據(jù)高速緩存,與 Armv8-A 架構(gòu)兼容。Armv8-A 架構(gòu)提供了許多新功能。這些新功能包括 64 位數(shù)據(jù)處理、擴(kuò)展虛擬尋址和 64 位通用寄存器。
有關(guān)更多信息,請參閱器件 TRM 的處理器和加速器 一章中的雙 A72 MPU 子系統(tǒng) 一節(jié)。