ZHCSZ33 October 2025 DRV8311-Q1
PRODUCTION DATA
除 VM ULVO 外,該器件還為 VIN_AVDD、CSAREF、AVDD 和 CP 引腳提供欠壓保護(hù)。VINAVDD_UV、CP_UV 和 AVDD_UV 欠壓保護(hù)處于啟用狀態(tài)且無法禁用,而 CSAREF_UV 默認(rèn)處于禁用狀態(tài),在 SPI 型號中可以配置 SYSF_CTRL 寄存器中的 CSAREFUV_EN 來啟用。
在硬件器件型號中,AVDD_UV、VINAVDD_UV、CP_UV 保護(hù)處于啟用狀態(tài),而 CSAREF_UV 處于禁用狀態(tài),并且 tRETRY 配置了 5ms 的快速自動(dòng)重試時(shí)間。
針對所有 UV 保護(hù)的 SPI 器件型號 tRETRY 配置
若 VIN_AVDD 引腳電壓在任何時(shí)刻降至低于 VVINAVDD_UV 閾值,所有集成 FET、SPI 通信將被禁用,nFAULT 引腳將被驅(qū)動(dòng)至低電平,DEV_STS1 中的 FAULT 和 UVP 以及 SUP_STS 中的 VINAVDD_UV 將設(shè)置為高電平。在 VIN_AVDD 引腳電壓上升至高于 VVINAVDD_UV 閾值且經(jīng)過時(shí)間 tRETRY 后,將自動(dòng)再次開始正常運(yùn)行(驅(qū)動(dòng)器運(yùn)行,釋放 nFAULT 引腳并將 VINAVDD_UV 位清零)。FAULT 與 UVP 位將保持鎖存的高電平狀態(tài),直至通過 CLR_FLT 位或 nSLEEP 復(fù)位脈沖 (tRST) 發(fā)出清除故障命令。
若 AVDD 引腳電壓在任何時(shí)刻降至低于 VAVDD_UV 閾值,所有集成 FET、SPI 通信將被禁用,nFAULT 引腳將被驅(qū)動(dòng)至低電平,DEV_STS1 中的 FAULT 和 UVP 以及 SUP_STS 中的 AVDD_UV 將設(shè)置為高電平。在 AVDD 引腳電壓上升至高于 VAVDD_UV 閾值且經(jīng)過時(shí)間 tRETRY 后,將自動(dòng)再次開始正常運(yùn)行(驅(qū)動(dòng)器運(yùn)行,釋放 nFAULT 引腳并將 AVDD_UV 位清零)。FAULT 與 UVP 位將保持鎖存的高電平狀態(tài),直至通過 CLR_FLT 位或 nSLEEP 復(fù)位脈沖 (tRST) 發(fā)出清除故障命令。
若 CSAREF 引腳電壓在任何時(shí)刻降至低于 VCSAREF_UV 閾值,則會(huì)識別到 CSAREF_UV。CSA_UV 可通過配置 CSAREFUV_EN 來啟用或禁用。啟用時(shí),在 CSAREF_UV 事件后,CSA 將被禁用,nFAULT 引腳被驅(qū)動(dòng)至低電平,DEV_STS1 中的 FAULT 和 UVP 以及 SUP_STS 中的 CSAREF_UV 被設(shè)置為高電平。清除 CSAREF_UV 條件且經(jīng)過時(shí)間 tRETRY 后,將自動(dòng)再次開始正常運(yùn)行(CSA 運(yùn)行,釋放 nFAULT 引腳并將 CSAREF_UV 位清零)。FAULT 與 UVP 位將保持鎖存的高電平狀態(tài),直至通過 CLR_FLT 位或 nSLEEP 復(fù)位脈沖 (tRST) 發(fā)出清除故障命令。
CSAREF_UV 在硬件型號中禁用,在 SPI 型號中亦默認(rèn)禁用
若 CP 引腳電壓在任何時(shí)刻降至低于 VCP_UV 閾值,所有集成 FET 和電荷泵運(yùn)行將被禁用,nFAULT 引腳將被驅(qū)動(dòng)至低電平,DEV_STS1 中的 FAULT 和 UVP 以及 SUP_STS 中的 CP_UV 將設(shè)置為高電平。在 CP 引腳電壓上升至高于 VCP_UV 閾值且經(jīng)過時(shí)間 tRETRY 后,將自動(dòng)再次開始正常運(yùn)行(驅(qū)動(dòng)器和電荷泵運(yùn)行,釋放 nFAULT 引腳并將 CP_UV 位清零)。FAULT 與 UVP 位將保持鎖存的高電平狀態(tài),直至通過 CLR_FLT 位或 nSLEEP 復(fù)位脈沖 (tRST) 發(fā)出清除故障命令。