ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
可以通過 SEN(串行接口使能)、SCLK(串行接口時(shí)鐘)、SDATA(串行接口數(shù)據(jù))和 RESET 引腳組成的串行接口對(duì)不同的模式進(jìn)行編程。SCLK 和 SDATA 具有一個(gè)接地的 150kΩ 下拉電阻器,SEN 具有一個(gè)連接至 DVDD18 的 150kΩ 上拉電阻器。當(dāng) SEN 為低電平時(shí),支持將位串行移入器件中。當(dāng) SEN 處于有效狀態(tài)(低電平)時(shí),SDATA 串行數(shù)據(jù)位在每個(gè) SCLK 上升沿鎖存。當(dāng) SEN 為低電平時(shí),串行數(shù)據(jù)位在每 24 個(gè) SCLK 上升沿加載到寄存器中。當(dāng)字長超過 24 位的倍數(shù)時(shí),超出的位會(huì)被忽略。數(shù)據(jù)位可以在單個(gè)有效 SEN 脈沖內(nèi)以 24 位字的倍數(shù)加載(在 SEN 下降沿后,內(nèi)部計(jì)數(shù)器會(huì)對(duì) 24 個(gè)時(shí)鐘組進(jìn)行計(jì)數(shù))。該接口可以在從 20MHz 到超低速的 SCLK 頻率下工作,并且還可以在非 50% 的 SCLK 占空比下工作。數(shù)據(jù)位分為兩個(gè)主要部分:寄存器地址(8 位,A[7:0])和數(shù)據(jù)(16 位,D[15:0])。