ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
該器件可以使用單端 (CMOS) 或差分輸入時(shí)鐘(例如正弦波、LVPECL 和 LVDS)工作。為了實(shí)現(xiàn)良好的 SNR 性能,建議使用低抖動(dòng)差分時(shí)鐘運(yùn)行。在差分模式下,時(shí)鐘輸入在內(nèi)部偏置為最佳共模電壓(約 0.95V)。使用外部 LVPECL 或 LVDS 驅(qū)動(dòng)器進(jìn)行驅(qū)動(dòng)時(shí),TI 建議對(duì)時(shí)鐘信號(hào)進(jìn)行交流耦合,因?yàn)闀r(shí)鐘引腳在內(nèi)部偏置為共模電壓。