ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
| 引腳 | 說(shuō)明 | |
|---|---|---|
| 名稱(chēng) | 否 | |
| D[11:0] | 35-46 | 通道 1 至 4 的 CMOS 輸出 |
| D_GPO[1:0] | 47、48 | 通用 CMOS 輸出 |
| AVDD3 | 18 | 3.3V 模擬電源電壓 |
| AVDD18 | 19、24、62 | 1.8V 模擬電源電壓 |
| AVSS | 20、23、61、63 | 模擬接地 |
| CLKINM | 22 | 負(fù)差分時(shí)鐘輸入引腳。還支持單端時(shí)鐘。 |
| CLKINP | 21 | 正差分時(shí)鐘輸入引腳。還支持單端時(shí)鐘。 |
| DCLK | 34 | CMOS 輸出時(shí)鐘 |
| DRVDD | 32、33、50 | CMOS 輸出驅(qū)動(dòng)器電源 |
| DRVSS | 31、49 | CMOS 輸出驅(qū)動(dòng)器接地 |
| DSYNC1 | 26 | 數(shù)據(jù)同步時(shí)鐘 1 |
| DSYNC2 | 27 | 數(shù)據(jù)同步時(shí)鐘 2 |
| DVDD18 | 28、30、51 | 1.8V 數(shù)字電源電壓 |
| DVSS | 29、52 | 數(shù)字接地 |
| IN1M | 4 | 通道 1 的負(fù)差分模擬輸入引腳 |
| IN1P | 3 | 通道 1 的正差分模擬輸入引腳 |
| IN1M_AUX | 2 | 通道 1 的負(fù)差分輔助模擬輸入引腳 |
| IN1P_AUX | 1 | 通道 1 的正差分輔助模擬輸入引腳 |
| IN2M | 8 | 通道 2 的負(fù)差分模擬輸入引腳 |
| IN2P | 7 | 通道 2 的正差分模擬輸入引腳 |
| IN2M_AUX | 6 | 通道 2 的負(fù)差分輔助模擬輸入引腳 |
| IN2P_AUX | 5 | 通道 2 的正差分輔助模擬輸入引腳 |
| IN3M | 12 | 通道 3 的負(fù)差分模擬輸入引腳 |
| IN3P | 11 | 通道 3 的正差分模擬輸入引腳 |
| IN3M_AUX | 10 | 通道 3 的負(fù)差分輔助模擬輸入引腳 |
| IN3P_AUX | 9 | 通道 3 的正差分輔助模擬輸入引腳 |
| IN4M | 16 | 通道 4 的負(fù)差分模擬輸入引腳 |
| IN4P | 15 | 通道 4 的正差分模擬輸入引腳 |
| IN4P_AUX | 13 | 通道 4 的正差分輔助模擬輸入引腳 |
| IN4M_AUX | 14 | 通道 4 的負(fù)差分輔助模擬輸入引腳 |
| NC | 58、60 | 不連接 |
| 復(fù)位 | 57 | 硬件復(fù)位引腳(高電平有效)。該引腳具有內(nèi)部 150kΩ 下拉電阻器。 |
| SCLK | 56 | 串行接口時(shí)鐘輸入。該引腳具有內(nèi)部 150kΩ 下拉電阻器。 |
| SDATA | 55 | 串口數(shù)據(jù)輸入。該引腳具有內(nèi)部 150kΩ 下拉電阻器。 |
| SDOUT | 53 | 串口接口數(shù)據(jù)讀數(shù) |
| SEN | 54 | 串行接口使能。該引腳具有內(nèi)部 150kΩ 下拉電阻器。 |
| STBY | 59 | 待機(jī)控制輸入。該引腳具有內(nèi)部 150kΩ 下拉電阻器。 |
| TRIG | 25 | DSYNC1 和 DSYNC2 的觸發(fā)引腳。該引腳具有內(nèi)部 150kΩ 下拉電阻器。 |
| VCM | 17、64 | 輔助輸入信號(hào)的共模偏置電壓的輸出引腳 |
| 散熱焊盤(pán) | Pad | 位于封裝底部,內(nèi)部連接至 AVSS。連接到電路板上的接地平面。 |