ZHCSXL5 December 2024 AFE5401-EP
PRODUCTION DATA
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | REG_READ_ EN | SW_RST |
| 位 15:2 | 必須寫入 0 |
| 位 1 | REG_READ_EN:寄存器讀取模式 |
| 0 = 寫入(默認(rèn)) 1 = 啟用寄存器讀取 | |
| 位 0 | SW_RST:軟件復(fù)位 |
| 該位是整個(gè)器件的軟件復(fù)位。該位會自行清除。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | STDBY | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| DECIMATE_4_EN | DIV_REG | DIV_FRC | DECIMATE_2_EN | DIV_EN | SE_CLK_ MODE | GLOBAL_PDN | |
| 位 15:11 | 必須寫入 0 | |||
| 位 10 | STDBY:完全器件待機(jī) | |||
| 0 = 正常(默認(rèn)) 1 = 待機(jī) | ||||
| 位 9:8 | 必須寫入 0 | |||
| 位 7 | DECIMATE_4_EN | |||
| 0 = 未啟用 4 倍抽取率模式 1 = 啟用 4 倍抽取率模式 | ||||
| 必須設(shè)置 DECIMATE_2_EN 和 FILT_EN 位。 必須寫入 FIR 濾波器系數(shù)(C1到 C6)才能正常運(yùn)行。 如果 AFE_CLK 頻率 > 25MHz,則必須設(shè)置 HF_AFE_CLK_EN。 | ||||
| 位 6:5 | DIV_REG:DIV_FRC 模式下的輸入時(shí)鐘分頻比 | |||
| DIV_REG | fAFE_CLK | |||
| 0 | CLKIN ÷ 1 | 輸入分頻器已禁用和旁路 | ||
| 1 | CLKIN ÷ 2 | |||
| 2 | CLKIN ÷ 3 | |||
| 3 | CLKIN ÷ 4 | |||
| 位 4 | DIV_FRC:強(qiáng)制輸入分頻比 | |||
| 0 = 根據(jù) CH_OUT_DISx 自動(dòng)計(jì)算(默認(rèn))。有關(guān)更多詳細(xì)信息,請參閱表 7-7。 1 = AFE 時(shí)鐘頻率基于 DIV_REG 設(shè)置 | ||||
| 位 3 | DECIMATE_2_EN | |||
| 0 = 正常模式 1 = 啟用 2 倍抽取率模式 | ||||
| 必須設(shè)置 FILT_EN 位,才能正常運(yùn)行。 必須寫入 FIR 濾波器系數(shù)(C1到 C6)才能正常運(yùn)行。 如果 AFE_CLK 頻率 > 25MHz,則還必須設(shè)置 HF_AFE_CLK_EN。 | ||||
| 位 2 | DIV_EN:啟用 CLKIN 分頻器 | |||
| 0 = 禁用并旁路(默認(rèn)) 1 = 啟用 | ||||
| 位 1 | SE_CLK_MODE:單端輸入時(shí)鐘配置 | |||
| 0 = 差分(默認(rèn)) 1 = 單端 | ||||
| 位 0 | GLOBAL_PDN:完全器件斷電 | |||
| 0 = 正常(默認(rèn)) 1 = 全局 PDN | ||||
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| TST_PAT_MODE | 0 | 0 | 0 | 0 | 0 | ||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | DGPO0_MODE | DGPO1_MODE | 0 | 0 | 0 | ||
| 位 15:13 | TST_PAT_MODE:CMOS 輸出的測試圖形 |
| 0 = 正常(默認(rèn)) 1 = SYNC 2 = 校正 3 = 自定義寄存器 5[15:0] 4 = 全 1 5 = 切換 6 = 全 0 7 = 斜坡 | |
| 位 12:7 | 必須寫入 0 |
| 位 6:5 | DGPO0_MODE:DGPO0 模式配置 |
| 0 =低電平(默認(rèn)) 1 = 奇偶校驗(yàn) 2 = 過載 3 = D[11] | |
| 位 4:3 | DGPO1_MODE:DGPO1 模式配置 |
| 0 =低電平(默認(rèn)) 1 = 奇偶校驗(yàn) 2 = 過載 3 = D[11] | |
| 位 2:0 | 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | 0 | TEMP_DATA | |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| TEMP_DATA | |||||||
| 位 15:10 | 忽略位 |
| 位 9:0 | TEMP_DATA:只讀溫度讀數(shù)寄存器 |
| 數(shù)據(jù)是 9 位二進(jìn)制補(bǔ)碼格式,單位為攝氏度。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| OUT_BLANK_HIZ | OUT_MODE_ EN | DCLK_INVERT | TEMP_CONV_EN | TEMP_SENS_EN | 0 | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | OFF_BIN_ DATA_FMT | 0 | 0 | 0 |
| 位 15 | OUT_BLANK_HIZ:消隱階段的輸出狀態(tài) |
| 0 = 如果 EN_OUT_MODE = 1,則 D[11:0] 和 D_GPO[1:0] 為低電平(默認(rèn)) 1 = 如果 EN_OUT_MODE = 1,則 D[11:0] 和 D_GPO[1:0] 為高阻態(tài) | |
| 有關(guān)更多詳細(xì)信息,請參閱圖 7-11。 | |
| 位 14 | OUT_MODE_EN:使用 DSYNC2 啟用輸出模式門控 |
| 0 = CMOS 數(shù)據(jù)始終處于有效狀態(tài)(默認(rèn)) 1 = 啟用輸出模式。僅在采樣階段發(fā)送數(shù)據(jù)。 | |
| 位 13 | DCLK_INVERT:反轉(zhuǎn) DCLK |
| 0 = DCLK 上升沿位于數(shù)據(jù)的中間位置(默認(rèn)) 1 = DCLK 下降沿位于數(shù)據(jù)的中間位置 | |
| 位 12 | TEMP_CONV_EN:啟用溫度傳感器輸出至數(shù)字轉(zhuǎn)換 |
| 0 = 保持轉(zhuǎn)換 1 = 轉(zhuǎn)換 | |
| 位 11 | TEMP_SENS_EN:啟用溫度傳感器塊 |
| 0 = 禁用溫度傳感器 1 = 啟用溫度傳感器 | |
| 位 10:4 | 必須寫入 0 |
| 位 3 | OFF_BIN_DATA_FMT:輸出數(shù)據(jù)格式 |
| 0 = 二進(jìn)制補(bǔ)碼(默認(rèn)) 1 =偏移二進(jìn)制 | |
| 位 2:0 | 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| CUSTOM_PAT | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| CUSTOM_PAT | |||||||
| 位 15:0 | CUSTOM_PAT:自定義圖形數(shù)據(jù) |
| 這些位設(shè)置自定義數(shù)據(jù)模式。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | DIAG_REG[2:0] | ||
| 位 15:3 | 忽略位 |
| 位 2:0 | DIAG_REG:只讀診斷讀數(shù)寄存器 |
| DIAG_REG[0] = 0:ADC 基準(zhǔn)正確 DIAG_REG[1] = 0:指示帶隙正確 DIAG_REG[2] = 0:指示時(shí)鐘生成正確 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| D_GPO_EN | PARITY_ODD | STAT_EN | DC_INP_EN | DC_INP_PROG | DIAG_MODE_EN | ||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | FILTER_BW | HEADER_MODE | ||
| 位 15 | D_GPO_EN:啟用 D_GPO 功能 | |
| 0 = D_GPO[x] 引腳禁用(默認(rèn)) 1 = D_GPO[x] 引腳啟用 | ||
| 位 14 | PARITY_ODD:奇偶校驗(yàn)類型 | |
| 0 = 偶數(shù)(默認(rèn)) 1 = 奇數(shù) | ||
| 位 13 | STAT_EN:啟用 ADC 輸出的噪聲和平均值計(jì)算 | |
| 0 = 默認(rèn) 1 = 如果設(shè)置了 STAT_CALC_CYCLE,則啟用噪聲和平均值計(jì)算。 | ||
| 位 12 | DC_INP_EN:在 LNA 輸入端啟用直流模擬電壓。在此模式下,均衡器會自動(dòng)禁用。 | |
| 0 =正常 1 = 直流輸入強(qiáng)制由 DC_INP_PROG 控制。 | ||
| 位 11:9 | DC_INP_PROG:直流輸入可編程性 | |
| 0 = 0mV 1 = 0mV 2 = 50mV 3 = -50mV | 4 = 100mV 5 = -100mV 6 = 100mV 7 = -100mV | |
| 位 8 | DIAG_MODE_EN:啟用診斷模式 | |
| 0 = 禁用診斷電路 1 = 啟用診斷電路 | ||
| 位 7:4 | 必須寫入 0 | |
| 位 3:2 | FILTER_BW:濾波器轉(zhuǎn)角頻率 | |
| 0 = 8MHz(默認(rèn)) 1 = 7MHz 2 = 10.5MHz 3 = 12MHz | ||
| 位 1:0 | HEADER_MODE:標(biāo)頭輸出模式 | |
| 0 = 輸出為 ADC 數(shù)據(jù)(默認(rèn)) 1 = 輸出為標(biāo)頭數(shù)據(jù) 2 = [溫度數(shù)據(jù)、診斷數(shù)據(jù)、平均值、噪聲、(-1)、(-1)、(-1)、(-1)、(-1)]。重復(fù)此數(shù)據(jù)序列。 3 = 標(biāo)頭數(shù)據(jù)、溫度數(shù)據(jù)、診斷數(shù)據(jù)、平均值、噪聲、ADC 數(shù)據(jù)。 更多信息,請參閱圖 7-14。 | ||
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| C2_FIR | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| DIG_GAIN_C1_FIR | |||||||
| 位 15:8 | C2_FIR:FIR 數(shù)字濾波器的系數(shù) C2(1) | |
| 2 = 默認(rèn)值 | ||
| 位 7:0 | DIG_GAIN_C1_FIR:所有通道共用的數(shù)字增益,抽取濾波器的系數(shù) C1 | |
方程式 5. ![]() 其中:
更多信息,請參閱圖 7-4。 | ||
| 模式 | C1 功能 | |
| 具有 MULT_EN | DIG_GAIN | |
| 具有 DECIMATE_X_EN | FIR 數(shù)字濾波器的系數(shù) C1 | |
| 5 = 默認(rèn)值 | ||
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| C4_FIR | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| C3_FIR | |||||||
| 位 15:8 | C4_FIR:FIR 數(shù)字濾波器的系數(shù) C4(1) |
| -2 = 默認(rèn)值 | |
| 位 7:0 | C3_FIR:FIR 數(shù)字濾波器的系數(shù) C3(1) |
| -13 = 默認(rèn)值 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| C6_FIR | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| C5_FIR | |||||||
| 位 15:8 | C6_FIR:FIR 數(shù)字濾波器的系數(shù) C6(1) |
| 66 = 默認(rèn)值 | |
| 位 7:0 | C5_FIR:FIR 數(shù)字濾波器的系數(shù) C5(1) |
| 38 = 默認(rèn)值 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | FAST_DGPO | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 位 15:11 和位 9:0 | 必須寫入 0 |
| 位 10 | FAST_DGPO:快速 DGPO 輸出緩沖器 |
| 0 = 默認(rèn)強(qiáng)度(默認(rèn)) 1 = D_GPO[x] 引腳上具有更高的驅(qū)動(dòng)強(qiáng)度。 | |
| 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | OB_DISABLE | STR_CTRL_CLK | STR_CTRL_DATA | ||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| STR_CTRL_DATA | 0 | 0 | 0 | 0 | 0 | 0 | |
| 位 15、位 5:0 | 必須寫入 0 | |||
| 位 14 | OB_DISABLE:CMOS 輸出緩沖器 D[11:0],DCLK 禁用 | |||
| 0 = CMOS 輸出緩沖器處于活動(dòng)狀態(tài) 1 = CMOS 輸出緩沖器處于高阻態(tài) | ||||
| 位 13:10 | STR_CTRL_CLK:控制 CMOS 輸出 DCLK 緩沖器的強(qiáng)度 | |||
| STR_CTRL_CLK | 驅(qū)動(dòng)強(qiáng)度 | DRVDD (V) | ||
| 0 | 默認(rèn)強(qiáng)度 (CLOAD = 5pF) | 3.3 | ||
| 6 | 最大強(qiáng)度 (CLOAD = 15pF) | 3.3 | ||
| 5 | 默認(rèn)強(qiáng)度 (CLOAD = 5pF) | 1.8 | ||
| 14 | 最大強(qiáng)度 (CLOAD = 15pF) | 1.8 | ||
| 所有其他選項(xiàng)保留。 | ||||
| 位 9:6 | STR_CTRL_DATA:控制 CMOS 輸出數(shù)據(jù)緩沖器的強(qiáng)度 | |||
| STR_CTRL_DATA | 驅(qū)動(dòng)強(qiáng)度 | DRVDD (V) | ||
| 0 | 默認(rèn)強(qiáng)度 (CLOAD = 5pF) | 3.3 | ||
| 6 | 最大強(qiáng)度 (CLOAD = 15pF) | 3.3 | ||
| 5 | 默認(rèn)強(qiáng)度 (CLOAD = 5pF) | 1.8 | ||
| 14 | 最大強(qiáng)度 (CLOAD = 15pF) | 1.8 | ||
| 所有其他選項(xiàng)保留。 | ||||
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| DELAY_COUNT[23:16] | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| SAMPLE_COUNT[23:16] | |||||||
| 位 15:8 | DELAY_COUNT[23:16]:延遲計(jì)數(shù)器,高位 |
| 這些位以 tAFE_CLK 為單位確定延遲相位。 | |
| DELAY_PHASE = (DELAY_COUNT + 1) × tAFE_CLK. DELAY_COUNT 的有效范圍為 0 至 (224 – 2)。 DELAY_COUNT + SAMPLE_COUNT 的最大支持值為 (224 – 2)。 | |
| 位 7:0 | SAMPLE_COUNT[23:16]:采樣計(jì)數(shù)器,高位 |
| 這些位以 tAFE_CLK 為單位確定采樣相位。 | |
| 采樣相位 = (SAMPLE_COUNT + 1) × tAFE_CLK。 SAMPLE_COUNT 的有效范圍為 0 至 (224 – 2)。 DELAY_COUNT + SAMPLE_COUNT 的最大支持值為 (224 – 2)。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| DELAY_COUNT[15:0] | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| DELAY_COUNT[15:0] | |||||||
| 位 15:0 | DELAY_COUNT[15:0]:延遲計(jì)數(shù)器,低位 |
| 這些位以 tAFE_CLK 為單位確定延遲相位。 | |
| DELAY_PHASE = (DELAY_COUNT + 1) × tAFE_CLK. DELAY_COUNT 的有效范圍為 0 至 (224 – 2)。 DELAY_COUNT + SAMPLE_COUNT 的最大支持值為 (224 – 2)。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| SAMPLE_COUNT[15:0] | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| SAMPLE_COUNT[15:0] | |||||||
| 位 15:0 | SAMPLE_COUNT[15:0]:采樣計(jì)數(shù)器,低位 |
| 這些位以 tAFE_CLK 為單位確定采樣相位。 | |
| 采樣相位 = (SAMPLE_COUNT + 1) × tAFE_CLK。 SAMPLE_COUNT 的有效范圍為 0 至 (224 – 2)。 DELAY_COUNT + SAMPLE_COUNT 的最大支持值為 (224 – 2)。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| TRIG_FALL | DSYNC1_ START_LOW | 0 | DSYNC_EN | 0 | COMP_DSYNC1[15:6] | ||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| COMP_DSYNC1[15:6] | 0 | ||||||
| 位 15 | TRIG_FALL |
| 0 = TRIG 事件位于 TRIG 上升沿 1 = TRIG 事件位于 TRIG 下降沿 | |
| 位 14 | DSYNC1_START_LOW:選擇 DSYNC1 起始電平 |
| 0 = DSYNC1 以邏輯高電平啟動(dòng)(默認(rèn)) 1 = DSYNC1 以邏輯低電平啟動(dòng) | |
| 位 13 | 必須寫入 0 |
| 位 12 | DSYNC_EN:啟用 DSYNC1/2 生成 |
| 0 = 禁用 DSYNC1/2 信號(默認(rèn) - 邏輯低電平) 1 = 啟用 DSYNC1/2 信號 | |
| 位 11 | 必須寫入 0 |
| 位 10:1 | COMP_DSYNC1[15:6]:DSYNC1,高位 |
| 這些位以 tAFE_CLK 周期數(shù)確定 DSYNC1 周期。當(dāng) COMP_DSYNC1 = 0 或 1 時(shí),DSYNC1 為靜態(tài)。 | |
| 位 0 | 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| COMP_DSYNC1[5:0] | 0 | 0 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| DSYNC2_LOW[23:16] | |||||||
| 位 15:10 | COMP_DSYNC1[5:0]:DSYNC1,低位 |
| 這些位以 tAFE_CLK 周期數(shù)確定 DSYNC1 周期。當(dāng) COMP_DSYNC1 = 0 或 1 時(shí),DSYNC1 為靜態(tài)。 | |
| 位 9:8 | 必須寫入 0 |
| 位 7:0 | DSYNC2_LOW[23:16]:DSYNC2,高位 |
| DSYNC2 的低電平脈沖持續(xù)時(shí)間,以 tAFE_CLK 時(shí)鐘數(shù)表示。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| DSYNC2_LOW[15:0] | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| DSYNC2_LOW[15:0] | |||||||
| 位 15:0 | DSYNC2_LOW[15:0]:DSYNC2,低位 |
| DSYNC2 的低電平脈沖持續(xù)時(shí)間,以 tAFE_CLK 時(shí)鐘數(shù)表示。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| DSYNC1_HIGH | |||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| DSYNC1_HIGH | |||||||
| 位 15:0 | DSYNC1_HIGH:DSYNC1 |
| DSYNC1 的高電平脈沖持續(xù)時(shí)間,以 tAFE_CLK 時(shí)鐘數(shù)表示。 | |
| DSYNC1 高電平 = 在[(DSYNC1_HI + COMP_DSYNC1 ÷ 2) Mod (1) COMP_DSYNC1] 內(nèi)為高電平(1) |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| OFFSET_DIS | 0 | STAT_CH_SEL | 0 | 0 | STAT_CALC_CYCLE | ||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| STAT_CALC_CYCLE | 0 | 0 | 0 | 0 | STAT_CH_AUTO_SEL | ||
| 位 15 | OFFSET_DIS:通道輸出的旁路偏移增量 |
| 0 = 默認(rèn)。OFFSET_CHx 寄存器值會加到通道輸出上。 1 = 禁用偏移。OFFSET_CHx 寄存器值不會加到通道輸出上。 | |
| 位 14 | 始終寫入 0 |
| 位 13:12 | STAT_CH_SEL:用于 STAT 模塊計(jì)算的手動(dòng)通道選擇 |
| 0 = 通道 1 1 = 通道 2 2 = 通道 3 3 = 通道 4 | |
| 位 11:10 | 始終寫入 0 |
| 位 9:5 | STAT_CALC_CYCLE |
| 用于 STAT 計(jì)算的 ADC 樣本數(shù) = 2STAT_CALC_CYCLE+1,STAT_CALC_CYCLE 范圍 = 0 至 30 | |
| 以及位 4:1 | 始終寫入 0 |
| 位 0 | STAT_CH_AUTO_SEL:用于 SNR 計(jì)算的自動(dòng)通道選擇 |
| 0 = 靜態(tài),計(jì)算基于 STAT_CH_SEL 選擇 1 = 自動(dòng),全部四個(gè)通道按順序完成計(jì)算 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | MULT_EN |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| FILT_EN | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 位 15:9 | 必須寫入 0 |
| 位 8 | MULT_EN:通道乘法器使能 |
| 0 = 禁用乘法器 1 = 啟用乘法器。對于數(shù)字增益,必須寫入 DIG_GAIN_C1_FIR。 | |
| 位 7 | FILT_EN:數(shù)字抽取濾波器使能 |
| 0 = 禁用濾波器 1 = 啟用標(biāo)準(zhǔn) 11 抽頭對稱 FIR 數(shù)字濾波器。 | |
| 位 6:0 | 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | HEADER_CH1 | |||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| HEADER_CH1 | |||||||
| 位 15:12 | 必須寫入 0 |
| 位 11:0 | HEADER_CH1:通道 1 的標(biāo)頭信息 |
| 這些位提供通道 1 的標(biāo)頭信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| CH_OUT_DIS1 | AUX_CH1_EN | PDN_CH1 | INVERT_ CH1 | 0 | 0 | OFFSET_CH1 | |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| OFFSET_CH1 | |||||||
| 位 15 | CH_OUT_DIS1:通道 1 禁用 |
| 通道 1 未多路復(fù)用輸出。 | |
| 0 = 通道 1 為輸出(默認(rèn)) 1 = 通道 1 不是輸出 | |
| 位 14 | AUX_CH1_EN:啟用通道 1 的輔助通道 |
| 0 = 濾波器(默認(rèn)) 1 = 輔助 | |
| 位 13 | PDN_CH1:通道 1 斷電 |
| 0 = 運(yùn)行(默認(rèn)) 1 = 斷電 | |
| 位 12 | INVERT_CH1:反轉(zhuǎn)通道 1 輸出 |
| 0 = 正常輸出(默認(rèn)) 1 = 反轉(zhuǎn)輸出 | |
| 位 11:10 | 必須寫入 0 |
| 位 9:0 | OFFSET_CH1:通道 1 范圍的輸出偏移 |
| 輸出偏移值 = OFFSET_CH1 ÷ 4,輸出偏移值會加到通道輸出上。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | MEAN_CH1 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| MEAN_CH1 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | MEAN_CH1:通道 1 的平均值(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 1 計(jì)算的平均值信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | NOISE_CH1 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| NOISE_CH1 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | NOISE_CH1:通道 1 的噪聲(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 1 計(jì)算的噪聲信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | HEADER_CH2 | |||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| HEADER_CH2 | |||||||
| 位 15:12 | 必須寫入 0 |
| 位 11:0 | HEADER_CH2:通道 2 的標(biāo)頭信息 |
| 這些位提供通道 2 的標(biāo)頭信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| CH_OUT_DIS2 | AUX_CH2_EN | PDN_CH2 | INVERT_CH2 | 0 | 0 | OFFSET_CH2 | |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| OFFSET_CH2 | |||||||
| 位 15 | CH_OUT_DIS2:通道 2 禁用 |
| 通道 2 未多路復(fù)用輸出。 | |
| 0 = 通道 2 為輸出(默認(rèn)) 1 = 通道 2 不是輸出 | |
| 位 14 | AUX_CH2_EN:啟用通道 2 的輔助通道 |
| 0 = 濾波器(默認(rèn)) 1 = 輔助 | |
| 位 13 | PDN_CH2:通道 2 斷電 |
| 0 = 運(yùn)行(默認(rèn)) 1 = 斷電 | |
| 位 12 | INVERT_CH2:反轉(zhuǎn)通道 2 輸出 |
| 0 = 正常(默認(rèn)) 1 = 反轉(zhuǎn)輸出 | |
| 位 11:10 | 必須寫入 0 |
| 位 9:0 | OFFSET_CH2:通道 2 的輸出偏移 |
| 輸出偏移值 = OFFSET_CH2 ÷ 4,輸出偏移值會加到通道輸出上 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | MEAN_CH2 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| MEAN_CH2 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | MEAN_CH2:通道 2 的平均值(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 2 計(jì)算的平均值信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | NOISE_CH2 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| NOISE_CH2 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | NOISE_CH2:通道 2 的噪聲(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 2 計(jì)算的噪聲信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | HEADER_CH3 | |||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| HEADER_CH3 | |||||||
| 位 15:12 | 必須寫入 0 |
| 位 11:0 | HEADER_CH3:通道 3 的標(biāo)頭信息 |
| 這些位提供通道 3 的標(biāo)頭信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| CH_OUT_DIS3 | AUX_CH3_EN | PDN_CH3 | INVERT_CH3 | 0 | 0 | OFFSET_CH3 | |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| OFFSET_CH3 | |||||||
| 位 15 | CH_OUT_DIS3:通道 3 禁用 |
| 通道 3 未多路復(fù)用輸出。 | |
| 0 = 通道 3 為輸出(默認(rèn)) 1 = 通道 3 不是輸出 | |
| 位 14 | AUX_CH3_EN:啟用通道 3 的輔助通道 |
| 0 = 濾波器(默認(rèn)) 1 = 輔助 | |
| 位 13 | PDN_CH3:通道 3 斷電 |
| 0 = 運(yùn)行(默認(rèn)) 1 = 斷電 | |
| 位 12 | INVERT_CH3:反轉(zhuǎn)通道 3 輸出 |
| 0 = 正常(默認(rèn)) 1 = 反轉(zhuǎn)輸出 | |
| 位 11:10 | 必須寫入 0 |
| 位 9:0 | OFFSET_CH3:通道 3 的輸出偏移 |
| 輸出偏移值 = OFFSET_CH3 ÷ 4,輸出偏移值會加到通道輸出上 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | MEAN_CH3 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| MEAN_CH3 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | MEAN_CH3:通道 3 的平均值(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 3 計(jì)算的平均值信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | NOISE_CH3 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| NOISE_CH3 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | NOISE_CH3:通道 3 的噪聲(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 3 計(jì)算的噪聲信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | HEADER_CH4 | |||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| HEADER_CH4 | |||||||
| 位 15:12 | 必須寫入 0 |
| 位 11:0 | HEADER_CH4:通道 4 的標(biāo)頭信息 |
| 這些位提供通道 4 的標(biāo)頭信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| CH_OUT_DIS4 | AUX_CH4_EN | PDN_CH4 | INVERT_CH4 | 0 | 0 | OFFSET_CH4 | |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| OFFSET_CH4 | |||||||
| 位 15 | CH_OUT_DIS1:通道 4 禁用 |
| 通道 4 未多路復(fù)用輸出。 | |
| 0 = 通道 4 為輸出(默認(rèn)) 1 = 通道 4 不是輸出 | |
| 位 14 | AUX_CH4_EN:啟用通道 4 的輔助通道 |
| 0 = 濾波器(默認(rèn)) 1 = 輔助 | |
| 位 13 | PDN_CH4:通道 4 斷電 |
| 0 = 運(yùn)行(默認(rèn)) 1 = 斷電 | |
| 位 12 | INVERT_CH4:反轉(zhuǎn)通道 4 輸出 |
| 0 = 正常(默認(rèn)) 1 = 反轉(zhuǎn)輸出 | |
| 位 11:10 | 必須寫入 0 |
| 位 9:0 | OFFSET_CH4:通道 4 的輸出偏移 |
| 輸出偏移值 = OFFSET_CH4 ÷ 4,輸出偏移值會加到通道輸出上 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | MEAN_CH4 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| MEAN_CH4 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | MEAN_CH4:通道 4 的平均值(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 4 計(jì)算的平均值信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | NOISE_CH4 | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| NOISE_CH4 | |||||||
| 位 15:14 | 必須寫入 0 |
| 位 13:0 | NOISE_CH4:通道 4 的噪聲(只讀寄存器) |
| 這些位提供由 STAT 模塊為通道 4 計(jì)算的噪聲信息。 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | TERM_INT_ 20K_AUX | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 位 15:11 | 必須寫入 0 |
| 位 10 | TERM_INT_20K_AUX:輔助輸入端接 |
| 該位對所有通道通用。該位提供 20kΩ 的輔助輸入內(nèi)部差分端接。 | |
| 0 = 2kΩ 差分電阻(默認(rèn)) 1 = 20kΩ 差分電阻 | |
| 位 9:0 | 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| TERM_INT_ 20K_LNA | LNA_GAIN | PGA_GAIN | |||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| PGA_GAIN | EQ_EN | 0 | 0 | 0 | 0 | 0 | 0 |
| 位 15 | TERM_INT_20K_LNA:LNA 輸入端接 | |
| 該位對所有通道通用。該位提供 20kΩ 的 LNA 輸入內(nèi)部差分端接。 | ||
| 0 = 2kΩ 差分電阻(默認(rèn)) 1 = 20kΩ 差分電阻 | ||
| 位 14:13 | LNA_GAIN:LNA 增益 | |
| 這些位對所有通道通用。 | ||
| 0 = 15dB(默認(rèn)) 1 = 18dB 2 = 12dB 3 = 16.5dB | ||
| 位 12:7 | PGA_GAIN:PGA 增益 | |
| 這些位對所有通道通用。PGA 增益 = 0dB、3dB、6dB、9dB、12dB、15dB、18dB、21dB、24dB、27dB 和 30dB。 | ||
| 0 = 0dB 1 = 3dB 2 = 6dB 3 = 9dB 4 = 12dB 5 = 15dB | 6 = 18dB 7 = 21dB 8 = 24dB 9 = 27dB 10 = 30dB | |
| 位 6 | EQ_EN:均衡器使能 | |
| 這些位對所有通道通用。 | ||
| 0 = 禁用(默認(rèn)) 1 = 啟用 | ||
| 位 5:0 | 必須寫入 0 | |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | HPL_EN | 0 | 0 | 0 | 0 | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | VOUT_ON_ADC | |
| 位 15 | 必須寫入 0 |
| 位 14 | HPL_EN:高性能線性模式 |
| 0 = 默認(rèn) 1 = 通過增加功率耗散改善線性度 (HD3) | |
| 位 13:2 | 必須寫入 0 |
| 位 1:0 | VOUT_ON_ADC:檢查 ADC 輸入上的模擬塊輸出 |
| 0 = LNA + 抗混疊濾波器 + ADC(默認(rèn)) 1 = LNA + ADC 2 = AMP1 + ADC 3 = AMP2 + ADC |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | HIGH_POW_ LNA | EQ_EN_LOW_ FC | 0 | 0 |
| 位 15:4 | 必須寫入 0 |
| 位 3 | HIGH_POW_LNA |
| 0 = 默認(rèn)模式 1 = 與默認(rèn)模式相比,高功率 LNA 可改善高 LNA 和 PGA 增益下的通道輸入?yún)⒖荚肼?。此模式會增加功耗?/td> | |
| 位 2 | EQ_EN_LOW_FC:啟用均衡器低頻轉(zhuǎn)角頻率 |
| 0 = 禁用 1 = 啟用;還必須針對此模式啟用 EQ_EN | |
| 位 1:0 | 必須寫入 0 |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| 0 | HF_AFE_CLK_EN | 0 | 0 | 0 | 0 | 0 | |
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 位 15 | 必須寫入 0 |
| 位 14:13 | HF_AFE_CLK_EN |
| 0 = 默認(rèn) 3 = 對于 fAFE_CLK > 25 MHz(在抽取模式下) | |
| 位 12:0 | 必須寫入 0 |