ZHCSGW7 October 2017 UCC256304
PRODUCTION DATA.
突發(fā)模式編程界面使用戶可以編程隨輸入電壓的變化而自適應(yīng)變化的突發(fā)模式閾值電壓 (VLL)。這樣可以在整個 VIN 范圍內(nèi)達(dá)到一致的突發(fā)閾值,從而使整個 VIN 范圍內(nèi)的效率曲線更加一致。
VLL 電壓與 BLK 引腳電壓之間存在以下關(guān)系:
在該方程式中,VLL 是突發(fā)模式閾值電壓;VBLK 是 BLK 引腳電壓;通過兩個外部電阻器可以編程 a 和 b 兩個參數(shù)。
軟啟動完成后,將感測到的來自通過緩沖器的 IC 內(nèi)的 BLK 引腳電壓施加到 LL/SS 引腳。如下圖所示,這使得流經(jīng)編程電阻器 RLLUpper 和 RLLLower 之間的電流出現(xiàn)差異。該電流差流入 LL/SS 引腳,進(jìn)行鏡像,然后施加到 250kΩ 電阻器 RLL。RLL 上的電壓作為 VLL 使用。
Figure 55. 突發(fā)模式編程
隨后可以推導(dǎo) VLL 和 VBLK 之間的關(guān)系:
Equation 73 重新調(diào)整后得到 Equation 74
要確定 RLLUpper 和 RLLLower,需要兩組(VLL,VBLK)值。VBLK 可以直接從 BLK 引腳測得。在反饋光耦合器發(fā)射極和接地之間插入一個 10kΩ 電阻器可以測得 VLL 電平。假設(shè)在 10kΩ 電阻器上測得的電壓是 V10k。隨后可按如下公式計算 VLL 電壓:
刪除 RLLUpper。如此一來,VLL 電壓處于最小值 0.7V,該值由內(nèi)部電路設(shè)計確定。然后將負(fù)載電流調(diào)整到需要的突發(fā)模式閾值負(fù)載水平,并確保功率級在此條件下不突發(fā)。例如,需要的突發(fā)模式閾值水平是 10% 負(fù)載。以 10A 為滿負(fù)載條件,將負(fù)載電流設(shè)置為 1A。設(shè)置負(fù)載電流后,將輸入電壓變?yōu)閮蓚€不同的電壓,并記錄兩個不同的讀數(shù)(V10k,VBLK)。然后基于Equation 74 和Equation 75,可以解出 RLLUpper 和 RLLLower。
在本例中,下電阻器電阻選定在 402kΩ,上電阻器電阻選定在 732kΩ。