ZHCSXJ6B December 2024 – June 2025 ADC3568 , ADC3569
PRODUCTION DATA
| 參數(shù) | 測(cè)試條件 | 最小值 | 標(biāo)稱值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| ADC 時(shí)序規(guī)格 | ||||||
| TAD | 孔徑延遲 | 200 | ps | |||
| TA | 孔徑抖動(dòng) | 75 | fs | |||
| CER | 誤碼率 | FS = 500MSPS,錯(cuò)誤 > 64 個(gè)代碼 | 1E-10 | 錯(cuò)誤/樣本 | ||
| FS = 500MSPS,錯(cuò)誤 > 128 個(gè)代碼 | 3E-13 | |||||
| FS = 250MSPS,錯(cuò)誤 > 64 個(gè)代碼 | 1E-11 | |||||
| 喚醒時(shí)間 | 退出全局?jǐn)嚯娔J胶髷?shù)據(jù)有效的時(shí)間(內(nèi)部電壓基準(zhǔn)關(guān)閉) | 3 | ms | |||
| 延遲:tPD + tADC + tDIG | ||||||
| tPD | 傳播延遲:采樣時(shí)鐘下降沿到 DCLK 上升沿 | 傳播延遲:采樣時(shí)鐘下降沿到 DCLK 上升沿 | 1.4 + TS/4 | 1.7 + TS/4 | 2 + TS/4 | ns |
| tADC | ADC 延遲 | SDR/DDR LVDS,正常模式 | 38 | ADC 時(shí)鐘周期 | ||
| DDR LVDS,低延遲模式 | 4 | |||||
| 時(shí)間戳:輸入至 LVDS 輸出 | SDR/DDR LVDS | 8 | ||||
| tDIG | 數(shù)字延遲:接口和抽取 | DDC 旁路 | 5 | 輸出時(shí)鐘周期 | ||
| 2 抽?。▽?shí)數(shù)或復(fù)數(shù)) | 24 | |||||
| /4、/8 抽?。▽?shí)數(shù)或復(fù)數(shù)) | 49 | |||||
| /16.../32768 抽?。▽?shí)數(shù)或復(fù)數(shù)) | 50 | |||||
| 串行編程接口(SCLK、SEN、SDIO)- 輸入 | ||||||
| fCLK(SCLK) | 串行時(shí)鐘頻率 | 1 | 20 | MHz | ||
| tSLOADS | SEN 下降沿到 SCLK 上升沿的建立時(shí)間 | 10 | ns | |||
| tSLOADH | SCLK 上升沿至 SEN 下降沿的保持時(shí)間 | 10 | ns | |||
| tDSU | SDIO 至 SCLK 上升沿的建立時(shí)間 | 10 | ns | |||
| tDH | SCLK 上升沿至 SDIO 的保持時(shí)間 | 10 | ns | |||
| 串行編程接口 (SDIO) - 輸出 | ||||||
| t(OZD) | SDIO 三態(tài)到被驅(qū)動(dòng) | 10 | ns | |||
| t(ODZ) | SDIO 數(shù)據(jù)到三態(tài) | 14 | ns | |||
| t(OD) | 從 SCLK 的下降沿到 SDIO 有效 | 10 | ns | |||
| 時(shí)序:SYSREF | ||||||
| ts(SYSREF) | 建立時(shí)間:SYSREF 有效至 CLKP/M 上升沿 | 100 | ps | |||
| th(SYSREF) | 保持時(shí)間:CLKP/M 上升沿至 SYSREF 無效 | 100 | ps | |||
| 接口時(shí)序:SDR LVDS | ||||||
| tDV | 數(shù)據(jù)有效時(shí)間:數(shù)據(jù)轉(zhuǎn)換到 DCLK 上升沿 | FS = 500MSPS | 0.465 | 0.68 | 0.905 | ns |
| FS = 250MSPS | 0.905 | 1.16 | 1.415 | ns | ||
| tDI | 數(shù)據(jù)無效時(shí)間:DCLK 上升沿到數(shù)據(jù)轉(zhuǎn)換 | FS = 500MSPS | 1.095 | 1.32 | 1.495 | ns |
| FS = 250MSPS | 2.615 | 2.84 | 3.015 | ns | ||
| 接口時(shí)序:DDR 和 SLVDS | ||||||
| tDV | 數(shù)據(jù)有效時(shí)間:數(shù)據(jù)轉(zhuǎn)換到 DCLK 轉(zhuǎn)換 | FS = 500MSPS | 0.465 | 0.68 | 0.905 | ns |
| FS = 250MSPS | 0.905 | 1.16 | 1.415 | ns | ||
| tDI | 數(shù)據(jù)無效時(shí)間:DCLK 轉(zhuǎn)換到數(shù)據(jù)轉(zhuǎn)換 | FS = 500MSPS | 0.095 | 0.32 | 0.535 | ns |
| FS = 250MSPS | 0.615 | 0.84 | 1.065 | ns | ||