ZHCSRN8 February 2023 TDC1000-Q1
PRODUCTION DATA
TDC1000-Q1 自動對 TX 和 RX 功能進行排序。在 TRIGGER 引腳上接收到脈沖邊沿后,TDC1000-Q1 會重新與 CLKIN 信號同步并發(fā)送一個 TX 突發(fā)。在發(fā)送突發(fā)期間,RX 路徑被設置為備用通道,以更大程度地降低耦合噪聲。
在重新同步期間,觸發(fā)邊沿和 START 邊沿與外部時鐘的負邊沿對齊。觸發(fā)和 START 之間的時間等于三個 T0 周期加上兩個或三個 T1 周期,具體取決于接收到的觸發(fā)脈沖和外部時鐘之間的相位。例如,如果 ?CLKIN = 8MHz 且 TX_FREQ_DIV = 0h2(8 分頻),則周期 T0 為 125ns,周期 T1 為 1μs,從而使接收到的觸發(fā)信號和生成的 START 脈沖之間的時間為 2.375μs 或 3.375μs。
觸發(fā)邊沿極性默認配置為上升沿,但可以通過將 CONFIG4 寄存器中的 TRIG_EDGE_POLARITY 位設置為 1 將觸發(fā)邊沿更改為下降沿。
器件復位后,系統(tǒng)必須等待一段確定的時間才能發(fā)送下一個觸發(fā)信號。典型的復位至觸發(fā)等待時間為 3 × T1 + (50ns)。