ZHCSXK6 November 2024 LMK5C22212AS1
ADVANCE INFORMATION
通過允許輸出分頻器在同一 PLL 輸出時鐘周期退出復位,輸出 SYNC 可用于使兩個或更多個輸出時鐘與公共上升沿進行相位對齊。通過硬件引腳或軟件位觸發(fā) SYNC 事件,所有選擇相同 PLL 輸出的輸出分頻器都可以作為 SYNC 組一起同步。
若要為兩個或更多個輸出通道建立 SYNC 組,必須滿足以下要求:
SYNC 事件可由設置為 SYNC 輸入的 GPIOx 引腳 (GPIOx_MODE = 31) 或 SYNC_SW 寄存器位(高電平有效)置為有效。當 SYNC 置為有效后,啟用 SYNC 的分頻器將保持在復位狀態(tài),并且時鐘輸出為低電平。當 SYNC 被置為無效后,通用 PLL 的輸出會以同步或對齊的初始時鐘相位啟動。SYNC 還可用于在任何啟用了 SYNC 的輸出上設置低電平狀態(tài)以防止輸出時鐘分配到下游器件,直到接收器輸入配置完畢并準備好接收傳入的時鐘。
禁用同步 (OUT_x_y_DIV_SYNC_EN = 0) 情況下的輸出通道不受 SYNC 事件影響,會按照配置繼續(xù)進行正常的輸出操作。必須啟用 VCO 后分頻器時鐘來進行同步,以確認被驅動的分頻器準確進行同步。但是,在 SYNC 期間,從復位 VCO 后分頻器派生時鐘的任何輸出都無效,即使未為 SYNC 選擇通道分頻器也是如此。未選擇用于同步的 VCO 后分頻器在 SYNC 期間不會停止運行,因此后分頻器可以繼續(xù)提供不需要同步的輸出通道。具有 1 分頻功能(分頻器旁路模式)的輸出分頻器在 SYNC 事件期間不會進行門控。
| GPIOx 作為 SYNC 引腳 GPIOx_MODE = 31 | SYNC_SW R21[6] | 輸出分頻器和驅動器狀態(tài) | |
|---|---|---|---|
| GPIOx_POL = 0 | GPIOx_POL = 1 | ||
| 1 | 0 | 1 | 輸出驅動器靜音且輸出分頻器復位 |
| 1 → 0 | 0 → 1 | 1 → 0 | 同步的輸出將通過同步的相位釋放 |
| 0 | 1 | 0 | 按照配置正常運行輸出驅動器/分頻器 |