ZHCSLI3A July 2020 – July 2025 CDCE6214
PRODUCTION DATA
在該模式下,輸出時鐘頻率可以按固定頻率階躍遞增或遞減。頻率階躍大小由寄存器 R43[15:0] 決定。會向 Σ-Δ 調(diào)制器的分子添加該值或從中減去該值。FREQ_INC 信號的每個上升沿都會增加輸出頻率,而 FREQ_DEC 信號的每個上升沿都會降低輸出頻率。有兩種方法可以觸發(fā)遞增或遞減:
| 寄存器位地址 | 寄存器位字段名稱 | 說明 |
|---|---|---|
| R3[3] | FREQ_INC_DEC_EN | 啟用/禁用 DCO 模式 |
| R3[4] | FREQ_INC_DEC_REG_MODE | 通過 GPIO 或串行接口選擇 DCO 觸發(fā)器。 |
| R3[6:5] | FREQ_DEC_REG、FREQ_INC_REG | 通過串行接口生成 FREQ_INC 或 FREQ_DEC 信號 |
| R43[15:0] | FREQ_INC_DEC_DELTA | 頻率遞增或遞減階躍大小 |
| 參數(shù) | 值(示例) | 說明 |
|---|---|---|
| 輸入 PFD 頻率 (FPFD) | 25MHz | 根據(jù) FPFD 進行設(shè)置。 |
| 預(yù)期 VCO 頻率 (FVCO) | 2457.6MHz | fVCO 設(shè)置在 2335MHz 至 2625MHz 的工作 VCO 范圍內(nèi)。選擇 FVCO,使 PSA/PSB/輸出分頻器為整數(shù)。 |
| 預(yù)期輸出頻率 (FOUT) | 24.576MHz | PSA = 4,IOD = 25。FVCO = PSA × IOD × FOUT。 |
| 預(yù)期階躍大小(以 ppm 為單位)(Fstep) | 0.1 | FREQ_INC 或 FREQ_DEC 的每個上升沿都按該階躍大小更改輸出。 |
| N 分頻器值 (N) | 98 | INT(FVCO/FPFD) |
| 滿足 0ppb 精度的最小分子值 (Num) | 76 | 計算這些值是為了滿足輸出的精度要求。必須小于 224。 |
| 滿足 0ppb 精度的最小分母 (Den) | 250 | |
| 滿足 ppm 階躍發(fā)小的最小分母值 (FDEN,min) | 101725.26 | 1/(Fstep × 1e6)/(FVCO/FPFD) |
| 最終分母值 (FDEN,final) | 500000 | FDEN,final 必須大于 FDEN,min 且小于 224。FDEN,final 和 FNUM,final 必須分別是 Den 和 Num 的整數(shù)倍。FDEN,final/Den = FNUM,final/Num |
| 最終分子值 (FNUM,final) | 152000 | |
| 遞增或遞減階躍大小 | 5 | 該值必須小于 216-1。FDEN,final 必須是最接近的 FDEN,min 整數(shù)倍。 |