ZHCSLI3A July 2020 – July 2025 CDCE6214
PRODUCTION DATA
CDCE6214 可以在零延遲模式下運行,并具有內(nèi)部和外部反饋。在零延遲模式下,PRIREF 時鐘用作 PFD 的基準(zhǔn)時鐘。SECREF 輸入時鐘可用于將外部源作為反饋時鐘饋送給 PFD。建議使用外部反饋路徑進行零延遲運行。此外,還有一條源自輸出通道 2 的附加內(nèi)部反饋路徑。預(yù)計內(nèi)部零延遲模式下的輸入-輸出傳播延遲將高于零延遲模式下的輸入-輸出傳播延遲。
| 運行 | REFSEL | R2[1:0] - REFSEL_SW | R24[1:0] - IP_SECREF_BUF_SEL | R24[15] - IP_PRIREF_BUF_SEL | R0[8] - ZDM_EN | R0[10] - ZDM_CLOCKSEL | 說明 |
|---|---|---|---|---|---|---|---|
| 正常運行,XTAL 輸入 | L | 0h、1h 或 2h | 0h | X | 0h | 0h | 正常運行,XTAL 輸入 |
| 正常運行,差分輸入 | L | 0h、1h 或 2h | 2h 或 3h | X | 0h | 0h | SECREF/差分輸入 |
| 正常運行,差分輸入 | H | 0h、1h 或 3h | X | 1h | 0h | 0h | PRIREF/差分輸入 |
| 正常運行,LVCMOS 輸入 | L | 0h、1h 或 2h | 1h | X | 0h | 0h | SECREF/LVCMOS 輸入 |
| 正常運行,LVCMOS 輸入 | H | 0h、1h 或 3h | X | 0h | 0h | 0h | PRIREF/LVCMOS 輸入 |
| 外部零延遲模式,差分輸入 | H | 0h、1h 或 3h | 2h 或 3h | 1h | 1h | 1h | PRIREF 上的輸入時鐘,SECREF 上的反饋時鐘 |
| 外部零延遲模式,LVCMOS 輸入 | H | 0h、1h 或 3h | 1h | 0h | 1h | 1h | PRIREF 上的輸入時鐘,SECREF 上的反饋時鐘 |
| 內(nèi)部零延遲模式,差分輸入 | H | 0h、1h 或 3h | X | 1h | 1h | 0h | PRIREF 上的輸入時鐘 |
| 內(nèi)部零延遲模式,差分輸入 | H | 0h、1h 或 3h | X | 0h | 1h | 0h | PRIREF 中的輸入時鐘 |
圖 7-2 LVCMOS 輸出的外部零延遲模式下的輸入/輸出對齊