ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
ADC168M102R-SEP 包括一個(gè)低漂移 2.5V 內(nèi)部基準(zhǔn)源。這個(gè)源將饋入 2 個(gè)由寄存器控制的 10 位串型 DAC。通過(guò)采用這種架構(gòu),REFIOx 上的基準(zhǔn)電壓可在 2.44mV 階躍下進(jìn)行編程并根據(jù)應(yīng)用要求進(jìn)行調(diào)整,而無(wú)需額外的外部組件。實(shí)際輸出電壓使用 方程式 3計(jì)算,其中 CODE 是 REFDACx 寄存器內(nèi)容的十進(jìn)制值:

基準(zhǔn) DAC 在代碼 508 (0x1FC) 處有一次固定轉(zhuǎn)換。在此代碼處,DAC 顯示傳遞函數(shù)高達(dá) 10mV 的跳變。表 6-3 列出了一些內(nèi)部基準(zhǔn) DAC 設(shè)置的示例。但是,為了提供適當(dāng)?shù)男阅?,?qǐng)勿將 REFDACx 輸出電壓設(shè)為低于 0.5V。
| VREFOUT(標(biāo)稱值) | 十進(jìn)制代碼 | 二進(jìn)制代碼 | 十六進(jìn)制 代碼 |
|---|---|---|---|
| 0.5000V | 205 | 00 1100 1101 | 0CDh |
| 1.2429V | 507 | 01 1111 1100 | 1FBh |
| 1.2427V | 508 | 01 1111 1101 | 1FCh |
| 2.5000V | 1023 | 11 1111 1111 | 3FFh |
每個(gè) REFIOx 輸出端上至少需要 22μF 電容才能讓基準(zhǔn)保持穩(wěn)定。如果連接了基準(zhǔn)電容,穩(wěn)定時(shí)間為 8ms(最大值)?;鶞?zhǔn)電容值太小會(huì)降低器件的 DNL、INL 和交流性能。默認(rèn)情況下,兩個(gè)基準(zhǔn)輸出端都會(huì)被禁用,并且上電后各自的值將設(shè)置為 2.5V。
對(duì)于使用外部基準(zhǔn)源的應(yīng)用場(chǎng)景,會(huì)使用 CONFIG 寄存器中的 RPD 位禁用內(nèi)部基準(zhǔn)(默認(rèn))(請(qǐng)參閱 數(shù)字部分)。REFIOx 引腳直接連接至 ADC 上;因此,內(nèi)部開(kāi)關(guān)會(huì)在該引腳上產(chǎn)生信號(hào)尖峰。因此,應(yīng)將外部 22μF 電容器連接至模擬接地端 (AGND) 以穩(wěn)定基準(zhǔn)輸入電壓。
讓禁用的 REFIOx 引腳保持懸空或直接連接至 AGND 或 RGND 上。
可使用 REFCM 寄存器中的 Rxx 位分別選擇每個(gè)基準(zhǔn) DAC 輸出端作為每個(gè)通道輸入的源。圖 6-3 顯示了內(nèi)部電路的簡(jiǎn)化框圖。
圖 6-3 基準(zhǔn)選擇電路