ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
為了實現(xiàn)最佳性能,請考慮 ADC168M102R-SEP 電路的物理布局,尤其是以最大吞吐率使用器件時。在這種情況下,請在時鐘和 CONVST 之間采用固定相位關(guān)系。
此外,高性能 SAR 架構(gòu)對恰好在鎖定內(nèi)部模擬比較器輸出之前發(fā)生的短時脈沖波干擾或突然變化非常敏感。電源、基準、接地連接和數(shù)字輸入是造成這種中斷情況的潛在原因。因此,當運行一個 n 位 SAR 轉(zhuǎn)換器時,有 n 個窗口,這些窗口的外部瞬態(tài)大電壓(短時脈沖波干擾)有可能影響轉(zhuǎn)換結(jié)果。此類干擾源自開關(guān)電源、附近的數(shù)字邏輯器件或高功率器件。影響程度取決于基準電壓、布局和外部事件的實際時序。
考慮到這種可能性,請確保器件的電源清潔且具有良好的旁路。在每個電源引腳處放置一個 1μF 陶瓷旁路電容器(連接至相應(yīng)地接地引腳),并盡量靠近器件放置。
如果基準電壓是外部的,確保運算放大器能夠驅(qū)動 22μF 電容器而不會出現(xiàn)振蕩??赡苄枰隍?qū)動器輸出端和電容器之間串聯(lián)一個電阻器。為了最大程度地減小該路徑上任何與代碼相關(guān)的壓降,應(yīng)為此電阻器使用較小的值(最大 10Ω)。TI 的 REF50xx 系列能夠直接驅(qū)動此類電容性負載。