ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
RD 輸入端控制串行數(shù)據(jù)輸出端 SDOx。RD 脈沖的下降沿觸發(fā)輸出數(shù)據(jù)第一位的輸出。當(dāng) CID 為 0 時(shí),SDOx 上輸出數(shù)據(jù)的第一位是模擬輸入通道指示符。當(dāng) CID 為 1 時(shí),SDOx 上輸出數(shù)據(jù)的第一位是轉(zhuǎn)換結(jié)果 MSB 或所選寄存器的第 15 位。該位之后為輸出位,這些輸出位在半時(shí)鐘模式下隨時(shí)鐘上升沿更新,或在全時(shí)鐘模式下隨時(shí)鐘下降沿更新。
RD 輸入可單獨(dú)控制,也可與 CONVST 輸入結(jié)合使用(有關(guān)詳細(xì)的計(jì)時(shí)示意圖,請(qǐng)參閱 圖 8-2)。如果單獨(dú)控制 RD,則只要轉(zhuǎn)換過(guò)程完成(即在下降 BUSY 沿之后)就發(fā)出 RD。但是,要實(shí)現(xiàn)最大數(shù)據(jù)速率,應(yīng)在正進(jìn)行轉(zhuǎn)換期間讀取轉(zhuǎn)換結(jié)果。在半時(shí)鐘模式下,請(qǐng)勿在開(kāi)始轉(zhuǎn)換后的第 16 個(gè)和第 19 個(gè)時(shí)鐘周期之間發(fā)出 RD 脈沖。在全時(shí)鐘模式下,在開(kāi)始轉(zhuǎn)換后,不要在全時(shí)鐘模式下的第 34 個(gè)和第 36 個(gè)時(shí)鐘周期之間發(fā)出 RD 脈沖。
如果在未發(fā)出新轉(zhuǎn)換命令的情況下重復(fù)進(jìn)行讀取訪(fǎng)問(wèn),則上一次轉(zhuǎn)換的結(jié)果會(huì)再次顯示在輸出端上。僅在 BUSY 為低電平時(shí)執(zhí)行重復(fù)讀出操作。
在全時(shí)鐘模式下,當(dāng)以下示值讀數(shù)包含無(wú)效通道詳細(xì)信息時(shí),只有首次讀取訪(fǎng)問(wèn)才會(huì)提供正確的通道信息。當(dāng) CONFIG 寄存器中的 CID 為 0 時(shí),會(huì)出現(xiàn)正確的通道信息。通道信息在下一次轉(zhuǎn)換時(shí)糾正。
寄存器映射 部分中介紹了用于驗(yàn)證內(nèi)部寄存器內(nèi)容的讀取訪(fǎng)問(wèn)。