ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
通過(guò) CONVST 上升沿(轉(zhuǎn)換開(kāi)始)信號(hào),保持模擬輸入。從 CONVST 到下一個(gè)時(shí)鐘上升沿(系統(tǒng)時(shí)鐘)的建立時(shí)間為 12ns(最小值)。到達(dá)時(shí)鐘上升沿后,轉(zhuǎn)換自動(dòng)開(kāi)始。轉(zhuǎn)換期間(即:BUSY 為高電平時(shí)),請(qǐng)勿發(fā)出 CONVST 上升沿。
RD(讀取數(shù)據(jù))與 CONVST 短接,以便最大限度減少必要軟件與接線。到達(dá)時(shí)鐘下降沿時(shí),器件會(huì)觸發(fā) RD 信號(hào)。因此,在時(shí)鐘上升沿,激活組合信號(hào)。然后,在隨后的時(shí)鐘上升沿開(kāi)始轉(zhuǎn)換。在只有 SDOA 處于活動(dòng)狀態(tài)的模式下,如果使用半時(shí)鐘定時(shí),RD 與 CONVST 信號(hào)組合的最大長(zhǎng)度為一個(gè)時(shí)鐘周期。這些模式包括 II、IV、SII 和 SIV。
如果將 CONVST 與 RD 組合使用,則應(yīng)確保每當(dāng)開(kāi)始新的轉(zhuǎn)換時(shí),CS 處于低電平。但是,如果 RD 與 CONVST 分開(kāi)控制,那么不需要該條件。如果采用先入先出(FIFO)原則,則應(yīng)將 CONVST 與 RD 分開(kāi)控制。
轉(zhuǎn)換完成后,采樣電容會(huì)自動(dòng)預(yù)充電至基準(zhǔn)電壓值,以便顯著減少多路復(fù)用輸入通道之間的串?dāng)_。