ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
| 最小值 | 典型值 | 最大值 | 單位 | |||
|---|---|---|---|---|---|---|
| 采樣動(dòng)態(tài) | ||||||
| fCLK | 串行時(shí)鐘頻率 | 半時(shí)鐘模式 | 20 | MHz | ||
| 全時(shí)鐘模式 | 40 | |||||
| tCLK | 串行時(shí)鐘周期 | 半時(shí)鐘模式 | 50 | ns | ||
| 全時(shí)鐘模式 | 25 | |||||
| fDATA | ADC 采樣頻率 | 25 | 1000 | kSPS | ||
| tDATA | ADC 采樣周期 (1/fDATA) | 1 | μs | |||
| SPI 接口時(shí)序 | ||||||
| tCLKL | 時(shí)鐘低電平時(shí)間 | 11.25 | ns | |||
| tCLKH | 時(shí)鐘高電平時(shí)間 | 11.25 | ns | |||
| t1 | CONVST 上升至第一個(gè)時(shí)鐘上升沿 | 12 | ns | |||
| t2 | CONVST 高電平時(shí)間 | 10 | ns | |||
| 半時(shí)鐘模式:僅限時(shí)序模式 II 和 IV | 1 | tCLK | ||||
| t3 | RD 高電平時(shí)間、半時(shí)鐘模式:僅限時(shí)序模式 II、IV、SII 和 SIV | 1 | tCLK | |||
| tS1 | RD 高電平至?xí)r鐘下降沿建立時(shí)間 |
5 | ns | |||
| tH1 | RD 高電平至?xí)r鐘下降沿保持時(shí)間 | 5 | ns | |||
| tS2 | 輸入數(shù)據(jù)有效至?xí)r鐘下降沿建立時(shí)間 | 5 | ns | |||
| tH2 | 輸入數(shù)據(jù)有效至?xí)r鐘下降沿保持時(shí)間 | 4 | ns | |||