此過程將使用一個示例橋式傳感器應(yīng)用來檢查與增益塊相關(guān)的 PGA309 內(nèi)部節(jié)點(請參閱圖 2-2 和圖 2-3)。
假設(shè):
滿量程電橋靈敏度 (FSS) = 20mV/V(傳感器跨度)
VOS = 0mV(傳感器失調(diào)電壓)
VREF = +5V(傳感器激勵)
VB = +5V,VS = +5V
RBRG = 2kΩ
VOUT MIN = +0.5V
VOUT MAX= +4.5V
查找:
前端 PGA 增益
增益 DAC 設(shè)置
零 DAC 設(shè)置
輸出放大器增益
解決方案:
- 最大傳感器輸出:
VBRmax = (FSS)(VB)
VBRmax = (20mV/V)(5V)
VBRmax = 100mV - 總期望增益:
GT = (VOUT MAX ? VOUT MIN)/VBRmax
GT = (4.5V ? 0.5V)/100mV
GT = 40 - 對增益進行分區(qū);確定所需的增益 DAC 設(shè)置:
選擇前端 PGA 增益 = 23.27
選擇輸出放大器增益 = 2
增益 DAC = 0.859475719
增益 DAC = GT/[(前端 PGA)(輸出放大器增益)]
增益 DAC = 40/[(23.27)(2)]
增益 DAC = 0.859475719 - 計算精確的可編程增益 DAC 值:
十進制數(shù)字計數(shù) = (增益 DAC ? 1/3)(3/2)(65536)
十進制數(shù)字計數(shù) = (0.859475719 ? 1/3)(3/2)(65536) = 51,721.90133
使用 51,722 個計數(shù)→CA0Ah→1100 1010 0000 1010 →0.859476725
增益 DAC = (數(shù)字計數(shù)/65536)(2/3)+(1/3) - 計算零 DAC 值
VZERO DAC = VOUT MIN/[(增益 DAC)(輸出放大器增益)]
VZERO DAC = 0.5V/[(0.859475571)(2)] = 0.29087505V
十進制數(shù)字計數(shù) = VZERO DAC/(VREF/65536)
十進制數(shù)字計數(shù) = 0.29087505/(5/65536) = 3812.55746
使用 3813 個計數(shù)→0EE5h→0000 1110 1110 0101 →0.290908813V
VZERO DAC = (數(shù)字計數(shù)/65536)(VREF) - 計算最大傳感器輸出的 VCM 和 VDIFF(請參閱圖 2-2):VDIFF = VINP ? VINN
VDIFF = 2.550 ? 2.450
VDIFF = 100mV;VDIFF/2 = 50mV
VCM = (VINP + VINN)/2
VCM = (2.550V + 2.450V)/2
VCM = 2.5V - 檢查內(nèi)部節(jié)點 VOA2 和 VOA1:前端 PGA 增益 = 23.27
G = 5.8175(請參閱圖 2-2)
VOA1 = VCM ? G(VDIFF/2)
VOA1 = 2.5V ? 5.8175(50mV)
VOA1 = 2.209125
VOA2 = VCM + G(VDIFF/2)
VOA2 = 2.5V + 5.8175(50mV)
VOA2 = 2.790875
0.1V ≤ VOA1 and VOA2 ≤ VS ? 0.12V
0.1V ≤ VOA1 and VOA2 ≤ 4.88V
因此,VOA1 和 VOA2 有效。 - 檢查內(nèi)部節(jié)點 VOA3 (VFRONT):
VFRONT = VDIFF (前端 PGA 增益) + VZERO DAC
VDIFF MIN = 0V
VDIFF MAX = 100mV
前端 PGA 增益 = 23.27
VZERO DAC = 0.290908813V
VFRONT MIN = (0)(23.27) + 0.290908813V = 0.290908813V
VFRONT MAX = (100mV)(23.27) + 0.290908813V = 2.6179V
0.05V < VFRONT MIN 且 VFRONT MAX < VSA ? 0.1V
0.05V < 0.290908813V 且 2.6179V < VSA ? 0.1V
VFRONT 正常!