ZHCUB80C August 2004 – July 2023 PGA309
為獲得最大動(dòng)態(tài)范圍,可在前端 PGA 增益之前實(shí)現(xiàn)粗略失調(diào)電壓調(diào)整。許多橋式傳感器的初始失調(diào)電壓與其最大量程輸出相當(dāng)。粗略失調(diào)電壓調(diào)整可以是正值或負(fù)值。它以 4 位 DAC + 符號(hào)實(shí)現(xiàn),包含 14 個(gè)正選項(xiàng)、14 個(gè)負(fù)選項(xiàng)以及零。
正值范圍和負(fù)值范圍內(nèi)的分辨率均為 VREF/1200。對(duì)于 +5V 基準(zhǔn),這相當(dāng)于 4.2mV 階躍。圖 2-4 所示為 PGA309,其增益設(shè)置適用于節(jié) 2.1(增益調(diào)節(jié))中詳述的示例橋式傳感器應(yīng)用。

對(duì)于 ?34mV (VINP – VINN) 的初始橋式傳感器失調(diào)電壓,電橋初始差分失調(diào)電壓加共模電壓轉(zhuǎn)換為差分加共模電壓源模型如圖 2-4 所示。從概念上講,它分為兩個(gè) 17mV 失調(diào)電壓,其極性如圖所示。如果粗略失調(diào)電壓調(diào)整設(shè)置為 +34mV 失調(diào)電壓 (VINP – VINN),則會(huì)精確消除初始電橋失調(diào)電壓。未被粗略失調(diào)電壓調(diào)整消除的任何殘留初始電橋失調(diào)電壓將由前端 PGA 增益增大,在使用零 DAC 設(shè)置精細(xì)失調(diào)電壓調(diào)整時(shí),需要考慮該失調(diào)電壓。
粗略失調(diào)電壓調(diào)整由寄存器 4 位 (4:0) 進(jìn)行設(shè)置,其中位 4 在“1”時(shí)確定粗略失調(diào)電壓極性為負(fù),在“0”時(shí)確定為正。粗略失調(diào)電壓調(diào)整的內(nèi)部架構(gòu)會(huì)為 ?7(VREF)(0.85e?3) 和 +7(VREF)(0.85e–3) 產(chǎn)生重復(fù)的數(shù)字代碼。請(qǐng)參閱節(jié) 6.2.5(寄存器 4),了解粗略失調(diào)電壓調(diào)整設(shè)置的完整映射。
精細(xì)失調(diào)電壓調(diào)整由零 DAC 進(jìn)行設(shè)置。零 DAC 設(shè)置由增益 DAC 和輸出放大器增益獲取,并以輸出為基準(zhǔn) (RTO)。零 DAC 是單極 16 位 DAC,其基準(zhǔn)為 PGA309 的 VREF 設(shè)置。對(duì)于 VREF = +5V 的情況,可以確保零 DAC 在 2%VREF 至 98%VREF 范圍內(nèi)呈線性(對(duì)于 VREF < +5V 的情況,零 DAC 范圍的上限可以擴(kuò)展到 VREF)。零 DAC 模擬范圍為 0.1V ≤ 零 DAC 模擬范圍 ≤ (VSA ? 0.1V)。零 DAC 編程范圍為 0V ≤ 零 DAC 編程范圍 ≤ VREF。數(shù)據(jù)格式為 16 位無(wú)符號(hào)格式。寄存器 1 位 (15:0) 用于零 DAC 設(shè)置。