ZHCSIS7E September 2018 – November 2024 UCC21540 , UCC21540A , UCC21541 , UCC21542
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當(dāng)非理想 PCB 布局和長(zhǎng)封裝引線(例如 TO-220 和 TO-247 型封裝)引入寄生電感時(shí),高 di/dt 和 dv/dt 開(kāi)關(guān)期間功率晶體管的柵極源驅(qū)動(dòng)電壓會(huì)出現(xiàn)振鈴。如果振鈴超過(guò)閾值電壓,則存在意外導(dǎo)通風(fēng)險(xiǎn),甚至?xí)l(fā)生擊穿。為了將此類振鈴保持在閾值以下,一種常見(jiàn)的方式是在柵極驅(qū)動(dòng)上施加負(fù)偏置。下面是實(shí)現(xiàn)負(fù)柵極驅(qū)動(dòng)偏置的幾個(gè)例子。
圖 9-2 展示了通過(guò)在隔離式電源輸出級(jí)使用齊納二極管來(lái)在通道 A 驅(qū)動(dòng)器上生成負(fù)偏置關(guān)斷的第一個(gè)例子。負(fù)偏置由齊納二極管電壓設(shè)置。如果隔離式電源 VA 等于 17V,則關(guān)斷電壓為 –5.1V,導(dǎo)通電壓為 17V – 5.1V ≈ 12V。通道 B 驅(qū)動(dòng)器電路與通道 A 的相同,因此該配置需要兩個(gè)用于半橋配置的電源,并且 RZ 上存在穩(wěn)態(tài)功耗。
圖 9-2 利用 ISO 偏置電源輸出上的齊納二極管生成負(fù)偏置圖 9-3 展示了采用兩個(gè)電源(或單輸入雙輸出電源)的另一個(gè)例子。電源 VA+ 決定正驅(qū)動(dòng)輸出電壓,而 VA– 決定負(fù)關(guān)斷電壓。通道 B 的配置與通道 A 的相同。此解決方案所需的電源數(shù)量要比第一個(gè)例子中的多,不過(guò)它在設(shè)置正負(fù)電源軌電壓時(shí)提供了更大的靈活性。
圖 9-3 利用兩個(gè) LSO 偏置電源生成負(fù)偏置如圖 9-4 所示,最后一個(gè)例子是單電源配置,并通過(guò)柵極驅(qū)動(dòng)環(huán)路中的齊納二極管來(lái)生成負(fù)偏置。此解決方案的優(yōu)勢(shì)是,它僅使用一個(gè)電源,并且自舉電源可用于高側(cè)驅(qū)動(dòng)。在這三種解決方案中,此設(shè)計(jì)的成本最低,所需設(shè)計(jì)工作量也最少。不過(guò),此解決方案有以下局限性:
圖 9-4 利用單電源和柵極驅(qū)動(dòng)路徑上的齊納二極管產(chǎn)生負(fù)偏置