ZHCSK91A August 2019 – September 2019 TPS23882
PRODUCTION DATA.
命令 = 17h,帶 1 個(gè)數(shù)據(jù)字節(jié),讀取/寫入
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| INTEN | – | nbitACC | MbitPrty | CLCHE | DECHE | – | – |
| R/W-1 | R/W-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0 |
| 說(shuō)明:R/W = 讀取/寫入;R = 只讀;-n = 復(fù)位后的值 |
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 7 | INTEN | R/W | 1 | INT 引腳屏蔽位。無(wú)論中斷屏蔽寄存器的狀態(tài)如何,寫 0 都會(huì)使中斷寄存器的任何位無(wú)法激活 INT 輸出。請(qǐng)注意,激活 INTEN 線對(duì)事件寄存器無(wú)影響。
1 = 任何未屏蔽的中斷寄存器位都可以激活 INT 輸出 0 = 無(wú)法激活 INT 輸出 |
| 6 | – | R/W | 0 | |
| 5 | nbitACC | R/W | 0 | I2C 寄存器訪問配置位。
1 = 配置 B。這表示使用單個(gè)器件地址 (A0 = 0) 進(jìn)行 16 位訪問。 0 = 配置 A。這表示 8 位訪問,而 8 通道器件將視為具有 2 個(gè)連續(xù)從器件地址的 2 個(gè)獨(dú)立 4 通道器件。 有關(guān) I2C 地址編程的更多信息,請(qǐng)參閱寄存器 0x11 |
| 4 | MbitPrty | R/W | 0 | 多位優(yōu)先級(jí)位:用于在 1 位關(guān)斷優(yōu)先級(jí)和 3 位關(guān)斷優(yōu)先級(jí)之間進(jìn)行選擇。
1 = 3 位關(guān)斷優(yōu)先級(jí)。優(yōu)先級(jí)和 OSS 操作需要遵循寄存器 0x27 和 0x28。 0 = 1 位關(guān)斷優(yōu)先級(jí)。優(yōu)先級(jí)和 OSS 操作需要遵循寄存器 0x15 |
| 3 | CLCHE | R/W | 0 | 分級(jí)更改使能位。置位后,檢測(cè)事件寄存器中的 CLSCn 位僅指示最新分級(jí)操作的結(jié)果與前一個(gè)分級(jí)操作的結(jié)果不相同的情況。
1 = 僅當(dāng)相關(guān)通道發(fā)生分級(jí)更改時(shí),才會(huì)設(shè)置 CLSCn 位。 0 = 相關(guān)通道每次發(fā)生分級(jí)周期時(shí)都會(huì)設(shè)置 CLSCn 位。 |
| 2 | DECHE | R/W | 0 | 檢測(cè)更改使能位。置位后,檢測(cè)事件寄存器中的 DETCn 位僅指示最新檢測(cè)操作的結(jié)果與前一個(gè)檢測(cè)操作的結(jié)果不相同的情況。
1 = 僅當(dāng)相關(guān)通道發(fā)生檢測(cè)更改時(shí),才會(huì)設(shè)置 DETCn 位。 0 = 相關(guān)通道每次發(fā)生檢測(cè)周期時(shí)都會(huì)設(shè)置 DETCn 位。 |
| 1 | - | R/W | 0 | |
| 0 | - | R/W | 0 |
空白
NOTE
如果需要將 MbitPrty 位從 0 更改為 1,請(qǐng)?jiān)谠O(shè)置 MbitPrty 位之前確保 OSS 輸入引腳處于空閑(低)狀態(tài)至少 200 微秒,以避免與 OSS 位流失去同步而導(dǎo)致的任何錯(cuò)誤行為。
NOTE
只需設(shè)置通道 1-4 的 nbitACC 位來(lái)啟用 16 位 I2C 工作模式。
| 命令代碼 | 寄存器或命令名稱 | 位 說(shuō)明 | 配置 A(8 位) | 配置 B(16 位) |
|---|---|---|---|---|
| 00h | 中斷 | INT 位 P1-4、P5-8 | 每組(4 個(gè))通道具有單獨(dú)的屏蔽和中斷結(jié)果。
電源事件位重復(fù)兩次。 |
|
| 01h | 中斷屏蔽 | MSK 位 P1-4、P5-8 | ||
| 02h | 電源事件 | PGC_PEC P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的事件字節(jié)。 | |
| 03h | ||||
| 04h | 檢測(cè)事件 | CLS_DET P4-1、P8-5 | ||
| 05h | ||||
| 06h | 故障事件 | DIS_PCUT P4-1、P8-5 | ||
| 07h | ||||
| 08h | 啟動(dòng)/ILIM 事件 | ILIM_STR P4-1、P8-5 | ||
| 09h | ||||
| 0Ah | 電源/故障事件 | TSD、VDUV、VDUW、VPUV、RAMFLT、OSSE4-1、OSSE8-5 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)將顯示相同的 TSD、VDUV、VPUV 和 RAMFLT 結(jié)果。每組(4 個(gè))通道的 PCUTxx 和 OSSEx 位將具有單獨(dú)的狀態(tài)。
清除至少一個(gè) VPUV/VDUV 也會(huì)清除另一個(gè)。 |
|
| 0Bh | ||||
| 0Ch | 通道 1 發(fā)現(xiàn) | CLS&DET1_CLS&DET5 | 每個(gè)通道具有單獨(dú)的狀態(tài)字節(jié) | |
| 0Dh | 通道 2 發(fā)現(xiàn) | CLS&DET2_CLS&DET6 | ||
| 0Eh | 通道 3 發(fā)現(xiàn) | CLS&DET3_CLS&DET7 | ||
| 0Fh | 通道 4 發(fā)現(xiàn) | CLS&DET4_CLS&DET8 | ||
| 10h | 電源狀態(tài) | PG_PE P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的狀態(tài)字節(jié) | |
| 11h | 引腳狀態(tài) | AUTO、A4-A1、A0 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)將顯示相同的結(jié)果,但 A0 = 0(通道 1 至 4)或 1(通道 5 至 8)除外。 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)將顯示相同的結(jié)果,包括 A0 = 0。 |
| 12h | 工作模式 | 模式 P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的模式字節(jié)。 | |
| 13h | 斷開使能 | DCDE P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的直流斷開使能字節(jié)。 | |
| 14h | 檢測(cè)/分級(jí)使能 | CLE_DETE P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的檢測(cè)/分級(jí)使能字節(jié)。 | |
| 15h | PWRPR/2P-PCUT 禁用 | OSS_DCUT P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的 OSS/DCUT 字節(jié)。 | |
| 16h | 時(shí)序配置 | TLIM_TSTRT_TOVLD_TMPDO P4-1、
P8-5 |
每組(4 個(gè))通道具有單獨(dú)的時(shí)序字節(jié)。 | |
| 17h | 通用屏蔽 | P4-1、P8-5,包括 n 位訪問 | 每組(4 個(gè))通道具有單獨(dú)的字節(jié)。
n 位訪問:在至少一個(gè)虛擬四路寄存器空間中設(shè)置此項(xiàng)足以進(jìn)入配置 B 模式。要恢復(fù)到配置 A,請(qǐng)清除兩者。 MbitPrty:在至少一個(gè)虛擬四路寄存器空間中設(shè)置此項(xiàng)足以進(jìn)入 3 位關(guān)斷優(yōu)先級(jí)。要恢復(fù)到 1 位關(guān)斷,請(qǐng)清除兩個(gè) MbitPrty 位。 |
|
| 18h | 檢測(cè)/分級(jí)重啟 | RCL_RDET P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的 DET/CL RST 字節(jié) | |
| 19h | 電源使能 | POF_PWON P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的 POF/PWON 字節(jié) | |
| 1Ah | 復(fù)位 | P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的字節(jié)(清除中斷引腳和清除全部中斷引腳)。
|
每組(4 個(gè))通道具有單獨(dú)的字節(jié)。 |
| 1Bh | ID | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)將顯示相同的結(jié)果,除非通過 I2C 進(jìn)行修改。 | ||
| 1Ch | AUTOCLASS | AC4-1、AC8-5 | 每組(4 個(gè))通道具有單獨(dú)的字節(jié)。 | |
| 1Eh | 2P 管制 1/5 配置 | POL1、POL5 | 每個(gè)通道具有單獨(dú)的管制字節(jié)。 | |
| 1Fh | 2P 管制 2/6 配置 | POL2、POL6 | ||
| 20h | 2P 管制 3/7 配置 | POL3、POL7 | ||
| 21h | 2P 管制 4/8 配置 | POL4、POL8 | ||
| 22h | CAP 測(cè)量 | CDET4-1、CDET8-5 | 每組(4 個(gè))通道具有單獨(dú)的電容測(cè)量使能字節(jié)。 | |
| 24h | 加電故障 | PF P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的加電故障字節(jié) | |
| 25h | ||||
| 26h | 端口重映射 | 邏輯 P4-1、P8-5 | 每組(4 個(gè))通道具有單獨(dú)的重映射字節(jié)。
僅當(dāng)為 POR 或 RESET 引腳時(shí)重新初始化。如果 0x1A IC 復(fù)位或 CPU 看門狗復(fù)位,則保持不變。 |
|
| 27h | 多位優(yōu)先級(jí) 21/65 | MBP2-1、MBP6-5 | 每組(2 個(gè))通道具有單獨(dú)的 MBP 字節(jié) | |
| 28h | 多位優(yōu)先級(jí) 43/87 | MBP4-3、MBP8-7 | 每組(2 個(gè))通道具有單獨(dú)的 MBP 字節(jié) | |
| 29h | 端口功率分配 | MC34-12、MC78-56 | 每組(4 個(gè))通道具有單獨(dú)的 MCnn 字節(jié) | |
| 2Ch | 溫度 | TEMP P1-4、P5-8 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)必須顯示相同的結(jié)果。 | |
| 2Eh | 輸入電壓 | VPWR P1-4、P5-8 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)必須顯示相同的結(jié)果。 | |
| 2Fh | ||||
| 30h | 通道 1 電流 | I1、I5 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié)。
在 0x30 讀取的 2 字節(jié)將提供 I1 在 0x30 讀取的 4 字節(jié)將提供 I1、I5。 |
| 31h | 不適用 | 在 0x31 讀取的 2 字節(jié)將提供 I5。 | ||
| 32h | 通道 1 電壓 | V1、V5 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x32 讀取的 2 字節(jié)將提供 V1
在 0x32 讀取的 4 字節(jié)將提供 V1、V5。 |
| 33h | 不適用 | 在 0x33 讀取的 2 字節(jié)將提供 V5。 | ||
| 34h | 通道 2 電流 | I2、I6 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x34 讀取的 2 字節(jié)將提供 I2
在 0x34 讀取的 4 字節(jié)將提供 I2、I6。 |
| 35h | 不適用 | 在 0x35 讀取的 2 字節(jié)將提供 I6。 | ||
| 36h | 通道 2 電壓 | V2、V6 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x36 讀取的 2 字節(jié)將提供 V2
在 0x36 讀取的 4 字節(jié)將提供 V2、V6。 |
| 37h | 不適用 | 在 0x37 讀取的 2 字節(jié)將提供 V6。 | ||
| 38h | 通道 3 電流 | I3、I7 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x38 讀取的 2 字節(jié)將提供 I3
在 0x38 讀取的 4 字節(jié)將提供 I3、I7。 |
| 39h | 不適用 | 在 0x39 讀取的 2 字節(jié)將提供 I7。 | ||
| 3Ah | 通道 3 電壓 | V3、V7 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x3A 讀取的 2 字節(jié)將提供 V3
在 0x3A 讀取的 4 字節(jié)將提供 V3、V7。 |
| 3Bh | 不適用 | 在 0x3B 讀取的 2 字節(jié)將提供 V7。 | ||
| 3Ch | 通道 4 電流 | I4、I8 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x3C 讀取的 2 字節(jié)將提供 I4
在 0x3C 讀取的 4 字節(jié)將提供 I4、I8。 |
| 3Dh | 不適用 | 在 0x3D 讀取的 2 字節(jié)將提供 I8。 | ||
| 3Eh | 通道 4 電壓 | V4、V8 | 每組(4 個(gè))通道具有單獨(dú)的 2 字節(jié) | 在 0x3E 讀取的 2 字節(jié)將提供 V4
在 0x3E 讀取的 4 字節(jié)將提供 V4、V8。 |
| 3Fh | 不適用 | 在 0x3F 讀取的 2 字節(jié)將提供 V8。 | ||
| 40h | 操作折返 | 2xFB4-1、2xFB8-5 | 每組(4 個(gè))通道具有單獨(dú)的 2xFBn 配置字節(jié)。 | |
| 41h | 固件版本 | FRV P1-4、P5-8 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)必須顯示相同的結(jié)果。 | |
| 42h | I2C 看門狗 | P1-4、P5-8 | IWD3-0:如果兩個(gè) 4 端口設(shè)置中至少有一個(gè)設(shè)置不同于 1011b,則會(huì)為所有 8 個(gè)通道啟用看門狗。
WDS:兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)必須顯示相同的 WDS 結(jié)果。每個(gè) WDS 位需要通過 I2C 單獨(dú)清除。 |
|
| 43h | 器件 ID | DID_SR P1-4、P5-8 | 兩個(gè) 8 位寄存器(通道 1 至 4 和通道 5 至 8)將顯示相同的結(jié)果。 | |
| 44h | 通道 1 電阻 | RDET1、RDET5 | 每個(gè)通道具有單獨(dú)的字節(jié)。
檢測(cè)電阻始終更新,檢測(cè)正?;蝈e(cuò)誤。 |
|
| 45h | 通道 2 電阻 | RDET2、RDET6 | ||
| 46h | 通道 3 電阻 | RDET3、RDET7 | ||
| 47h | 通道 4 電阻 | RDET4、RDET8 | ||
| 4Ch | 通道 1 分配的分級(jí) | ACLS&PCLS1_ACLS&PCLS5 | 每個(gè)通道具有單獨(dú)的狀態(tài)字節(jié) | |
| 4Dh | 通道 2 分配的分級(jí) | ACLS&PCLS2_ACLS&PCLS6 | ||
| 4Eh | 通道 3 分配的分級(jí) | ACLS&PCLS3_ACLS&PCLS7 | ||
| 4Fh | 通道 4 分配的分級(jí) | ACLS&PCLS4_ACLS&PCLS8 | ||
| 50h | AUTOCLASS 控制 | MAC4-1、AAC4-1、MAC8-5、AAC8-5 | 每組(4 個(gè))通道具有單獨(dú)的 Auto Class 控制字節(jié) | |
| 51h | AUTOCLASS 功率 1/5 | PAC1、PAC5 | 每個(gè)通道具有單獨(dú)的 Auto Class 功率測(cè)量字節(jié) | |
| 52h | AUTOCLASS 功率 2/6 | PAC2、PAC6 | ||
| 53h | AUTOCLASS 功率 3/7 | PAC3、PAC7 | ||
| 54h | AUTOCLASS 功率 4/8 | PAC4、PAC8 | ||
| 55h | 備用折返 | ALTFB4-1、ALTIR4-1、ALTFN8-5、ALTIR8-5 | 每組(4 個(gè))通道具有單獨(dú)的備用折返字節(jié) | |
| 60h | SRAM 控制 | SRAM 控制位 | 必須為較低的虛擬四路(A0=0,通道 1-4)配置這些位。這些位對(duì)于較高的虛擬四路(A0=1,通道 5-8)器件沒有任何作用 | |
| 61h | SRAM 數(shù)據(jù) | 流數(shù)據(jù)輸入獨(dú)立于 I2C 配置 | ||
| 62h | 起始地址 (LSB) | 必須為較低的虛擬四路(A0=0,通道 1-4)配置這些位。這些位對(duì)于較高的虛擬四路(A0=1,通道 5-8)器件沒有任何作用 | ||
| 63h | 起始地址 (MSB) | 必須為較低的虛擬四路(A0=0,通道 1-4)配置這些位。這些位對(duì)于較高的虛擬四路(A0=1,通道 5-8)器件沒有任何作用 | ||