ZHCSX59A August 2024 – August 2025 TAS2120
PRODUCTION DATA
在 TDM/I2S 模式下,器件采用 SBCLK 運行。下面的表 6-41 顯示了每個采樣率的有效 SBCLK 頻率以及 SBCLK 與 FSYNC 的比率。對于基于 44.1kHz 的時鐘,該表同樣適用,但相關(guān)比率在 48ksps 和 44.1ksps 之間變化。
雖然支持 192kHz 的采樣率,但數(shù)據(jù)在內(nèi)部下采樣至 96kHz。因此,不應(yīng)應(yīng)用大于 40kHz 的音頻內(nèi)容,以防止混疊。此外,這會影響所有處理塊,例如 BOP 和限制器,它們在接受 192kHz 音頻時應(yīng)使用 96kHz fs。
如果通過 SAMPLE_RATE_CFG 寄位正確配置了采樣率,則只要 SBCLK 與 FSYNC 之比有效,就無需額外配置。器件會自動檢測輸入 PCM FSYNC 和 BCLK 頻率并自動配置為回放音頻信號??梢允褂弥蛔x寄存器 FS_RATIO_DETECTED 和 FS_RATE_DETECTED 讀取檢測到的時鐘速率。該器件將檢測不正確的 SBCLK 頻率、SBCLK 與 FSYNC 之比以及播放路徑上的音量降低,以便更大限度地減少可聞失真。
| 采樣率 (kHz) | SBCLK 與 FSYNC 之比 | |||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 16 | 24 | 32 | 48 | 64 | 96 | 128 | 192 | 256 | 384 | 512 | 125 | 250 | 500 | |
| 16kHz | 不適用 | 0.384 | 0.512 | 0.768 | 1.024 | 1.536 | 2.048 | 3.072 | 4.096 | 6.144 | 8.192 | 2 | 4 | 8 |
| 24kHz | 0.384 | 0.576 | 0.768 | 1.152 | 1.536 | 2.304 | 3.072 | 4.608 | 6.144 | 9.216 | 12.288 | 3 | 6 | 12 |
| 32kHz | 0.512 | 0.768 | 1.024 | 1.536 | 2.048 | 3.072 | 4.096 | 6.144 | 8.192 | 12.288 | 16.384 | 4 | 8 | 16 |
| 48kHz | 0.768 | 1.152 | 1.536 | 2.304 | 3.072 | 4.608 | 6.144 | 9.216 | 12.288 | 18.432 | 24.576 | 6 | 12 | 24 |
| 96kHz | 1.536 | 2.304 | 3.072 | 4.608 | 6.144 | 9.216 | 12.288 | 18.432 | 24.576 | 不適用 | 不適用 | 12 | 24 | 不適用 |
| 192kHz | 3.027 | 4.608 | 6.144 | 9.216 | 12.288 | 18.432 | 24.576 | 不適用 | 不適用 | 不適用 | 不適用 | 24 | 不適用 | 不適用 |