ZHCSWL8A June 2024 – November 2024 DAC80516
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 最小值 | 標(biāo)稱值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| fSCLK | SCL 頻率 | 400 | kHz | ||
| tBUF | 停止條件和啟動(dòng)條件之間的總線空閑時(shí)間 | 1.3 | μs | ||
| tHDSTA | 重復(fù)啟動(dòng)后的保持時(shí)間 | 0.6 | μs | ||
| tSUSTA | 重復(fù)啟動(dòng)建立時(shí)間 | 0.6 | μs | ||
| tSUSTO | 停止條件建立時(shí)間 | 0.6 | μs | ||
| tHDDAT | 數(shù)據(jù)保持時(shí)間 | 0 | ns | ||
| tSUDAT | 數(shù)據(jù)建立時(shí)間 | 100 | ns | ||
| tLOW | SCL 時(shí)鐘低電平周期 | 1300 | ns | ||
| tHIGH | SCL 時(shí)鐘高電平周期 | 600 | ns | ||
| tF | 時(shí)鐘和數(shù)據(jù)下降時(shí)間 | 300 | ns | ||
| tR | 時(shí)鐘和數(shù)據(jù)上升時(shí)間 | 300 | ns | ||
| tVD_DAT | 數(shù)據(jù)有效時(shí)間 | 0.9 | μs | ||
| tVD_ACK | 數(shù)據(jù)有效確認(rèn)時(shí)間 | 0.9 | μs | ||