ZHCSWL8A June 2024 – November 2024 DAC80516
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該器件與 I2C 兼容,總線定義如表 6-2 所示。
| 條件 | 符號 | 源 | 說明 |
|---|---|---|---|
| 啟動 | S | 控制器 | 開始所有總線事務(wù)。當(dāng) SCL 線路為高電平時,SDA 線路從高電平到低電平的狀態(tài)變化將定義一個啟動條件。每次數(shù)據(jù)傳輸由一個啟動條件啟動。 |
| 停止 | P | 控制器 | 終止所有事務(wù)并復(fù)位總線。當(dāng) SCL 線路為高電平時,SDA 線路從低電平到高電平的狀態(tài)變化將定義一個停止條件。每次數(shù)據(jù)傳輸由重復(fù)的啟動或停止條件終止。 |
| 空閑 | I | 控制器 | 總線空閑。SDA 和 SCL 線路都保持高電平。 |
| ACK(確認(rèn)) | A | 控制器/目標(biāo) | 握手位(低電平)。每個接收器件被尋址后,必須生成一個確認(rèn)位。做出確認(rèn)的器件必須在確認(rèn)時鐘脈沖期間下拉 SDA 線路,這樣一來,在確認(rèn)時鐘脈沖的高電平期間,SDA 線路為穩(wěn)定低電平。請將設(shè)置和保持時間考慮在內(nèi)。 |
| NACK(否定確認(rèn)) | A | 控制器/目標(biāo) | 握手位(高電平)。在控制器接收數(shù)據(jù)時,通過在目標(biāo)發(fā)送的最后一個字節(jié)上生成一個“否定確認(rèn)”,控制器可發(fā)出數(shù)據(jù)傳輸終止信號。 |
| 讀取 | R | 控制器 | 緊隨目標(biāo)地址序列之后的高電平有效位。表示控制器正在啟動目標(biāo)到控制器的數(shù)據(jù)傳輸。在啟動條件和停止條件之間傳送的數(shù)據(jù)字節(jié)的數(shù)量沒有限制,由控制器器件確定。接收器會確認(rèn)數(shù)據(jù)傳輸。 |
| 寫入 | W | 控制器 | 緊隨目標(biāo)地址序列之后的低電平有效位。表示控制器正在啟動控制器到目標(biāo)的數(shù)據(jù)傳輸。在啟動條件和停止條件之間傳送的數(shù)據(jù)字節(jié)的數(shù)量沒有限制,由控制器器件確定。接收器會確認(rèn)數(shù)據(jù)傳輸。 |
| 重復(fù)啟動 | Sr | 控制器 | 由控制器生成,與啟動條件的功能相同(強調(diào)停止條件并非絕對必要)。 |
| 塊訪問 | B | 控制器 | 高電平有效位,表示控制器正在啟動塊訪問數(shù)據(jù)傳輸。 |