ZHCSWL8A June 2024 – November 2024 DAC80516
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 參數(shù) | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| 靜態(tài)性能(1) | ||||||
| 分辨率 | 16 | 位 | ||||
| INL | 相對精度 | ±1 | ±2 | LSB | ||
| DNL | 微分非線性 | -1 | ±0.6 | 1 | LSB | |
| TUE | 總體未調(diào)整誤差 | DAC 輸出范圍 = 0V 至 5V | ±0.04 | ±0.15 | %FSR | |
| 偏移誤差 | 增益 = 1 或 2 | ±0.75 | ±3 | mV | ||
| 零標(biāo)度誤差 | DAC 寄存器中填入全零 | 0 | 0.5 | 3 | mV | |
| 滿量程誤差 | DAC 寄存器中填入滿量程代碼 (65535d),DAC 輸出范圍 = 0V 至 5V | ±0.04 | ±0.15 | %FSR | ||
| 增益誤差 | 增益 = 1 或 2 | ±0.04 | ±0.15 | %FSR | ||
| 失調(diào)電壓誤差漂移 | ±3 | μV/°C | ||||
| 零量程誤差漂移 | ±2 | μV/°C | ||||
| 滿量程誤差漂移 | ±3 | ppm FSR/°C | ||||
| 增益誤差漂移 | ±2 | ppm FSR/°C | ||||
| 輸出電壓隨時(shí)間推移的漂移 | TJ = 25°C,DAC 代碼 = 中標(biāo)度, 1900 小時(shí) |
20 | ppm FSR | |||
| 輸出特性 | ||||||
| 輸出電壓(2) | 增益 = 2 | 0 | 2 × VREF | V | ||
| 增益 = 1 | 0 | VREF | ||||
| 輸出電壓凈空 | 至 AVDD(–50mA ≤ IOUT ≤ 50mA), DAC 代碼 = 滿量程 |
0.5 | V | |||
| 負(fù)載電流 | 50 | mA | ||||
| 短路電流(3) | 滿量程輸出短接至 GND | 75 | mA | |||
| 零標(biāo)度輸出短接至 VDD | 75 | |||||
| 容性負(fù)載(4) | RLOAD = 開路 | 0 | 2 | nF | ||
| 輸出直流阻抗 | DAC 輸出位于 AVDD/2 | 0.08 | Ω | |||
| DAC 輸出位于 AVDD 或 GND | 10 | |||||
| 動(dòng)態(tài)性能 | ||||||
| 輸出電壓建立時(shí)間 | ? 至 ? 標(biāo)度和 ? 至 ? 標(biāo)度建立時(shí)間(趨穩(wěn)至 ±2LSB),AVDD = 5.5V, VREFIN = 2.5V,增益 = 2 |
6 | μs | |||
| 壓擺率 | AVDD = 5.5V,VREFIN = 2.5V | 1.7 | V/μs | |||
| 上電干擾幅度 | DAC 代碼 = 零標(biāo)度 | 25 | mV | |||
| 輸出噪聲 | 0.1Hz 至 10Hz,DAC 代碼 = 中標(biāo)度 | 12 | μVpp | |||
| 輸出噪聲密度 | 1kHz,DAC 代碼 = 中標(biāo)度, AVDD = 5.5V,VREFIN = 2.5V |
65 | nV/Hz | |||
| AC PSRR | DAC 代碼 = 中標(biāo)度,頻率 = 60Hz,振幅 200mVpp 疊加在 AVDD 上 | 80 | dB | |||
| 直流 PSRR | DAC 代碼 = 中標(biāo)度,AVDD = 5V ±0.5V | 0.02 | mV/V | |||
| 代碼變化干擾脈沖 | 主要載波周圍的 1LSB 變化 | 1 | nV-s | |||
| 通道到通道交流串?dāng)_ | DAC 代碼 = 零標(biāo)度,相鄰?fù)ǖ郎暇哂袧M量程擺幅 | 1 | nV-s | |||
| 通道間直流串?dāng)_ | 測量的通道處于零標(biāo)度, 相鄰?fù)ǖ捞幱跐M量程 |
12 | μV | |||
| 測量的通道處于零標(biāo)度, 所有其他通道處于滿量程 |
12 | |||||
| 數(shù)字饋通 | DAC 代碼 = 中標(biāo)度,fSCLK = 1MHz | 0.1 | nV-s | |||
| 上電時(shí)間(5) | 在 AVDD 斜升至 2.4V 且 VREFIN = 2.5V 后,DAC 通道加電并輸出 0V 所需的時(shí)間。 | 120 | μs | |||
| 外部基準(zhǔn)輸入 | ||||||
| VREFIN | 基準(zhǔn)輸入電壓范圍 | 增益 = 1 | 1 | VDD | V | |
| 增益 = 2 | 1 | AVDD/2 | ||||
| 基準(zhǔn)輸入電流 | VREFIN = 2.5V | 85 | μA | |||
| 基準(zhǔn)輸入阻抗 | 25 | 30 | kΩ | |||
| 基準(zhǔn)輸入電容 | 5 | pF | ||||
| 內(nèi)部基準(zhǔn) | ||||||
| VREFOUT | 基準(zhǔn)輸出電壓范圍 | TJ = 25°C | 2.4975 | 2.5025 | V | |
| 基準(zhǔn)輸出漂移 | 5 | 10 | ppm/°C | |||
| 基準(zhǔn)輸出阻抗 | 0.2 | Ω | ||||
| 基準(zhǔn)輸出噪聲 | 0.1Hz 至 10Hz | 10 | μVpp | |||
| 基準(zhǔn)輸出噪聲密度 | 10kHz,基準(zhǔn)負(fù)載 = 10nF | 125 | nV/Hz | |||
| 基準(zhǔn)負(fù)載電流 | -4 | 10 | mA | |||
| 基準(zhǔn)負(fù)載調(diào)整率 | 拉電流和灌電流 | 175 | μV/mA | |||
| 基準(zhǔn)線性調(diào)整率 | 500 | μV/V | ||||
| 數(shù)字輸入與輸出 | ||||||
| VIH | 高電平輸入電壓,VIH | AVDD = 2.7V 至 5.5V | 0.7 × VIO | V | ||
| VIL | 低電平輸入電壓,VIL | AVDD = 2.7V 至 5.5V | 0.3 × VIO | V | ||
| 輸入電流 | ±2 | μA | ||||
| 輸入引腳電容 | 8 | pF | ||||
| VOH | 高電平輸出電壓,VOH | IOH = 0.2mA | VIO - 0.2 | V | ||
| VOL | 低電平輸出電壓,VOL | IOL = 0.2mA | 0.4 | V | ||
| 輸出引腳電容 | 4 | pF | ||||
| 電源要求 | ||||||
| IAVDD | AVDD 電源電流 | 工作模式,啟用內(nèi)部基準(zhǔn),DAC 代碼 = 滿量程,SPI 靜態(tài) | 8.5 | 13 | mA | |
| 工作模式,禁用內(nèi)部基準(zhǔn),DAC 代碼 = 滿量程,SPI 靜態(tài) | 8 | 12.5 | ||||
| AVDD 電源電流 | 斷電模式 | 10 | 20 | μA | ||
| IVIO | VIO 電源電流 | 0.1 | 1 | μA | ||